About: POWER2     Goto   Sponge   NotDistinct   Permalink

An Entity of Type : yago:Whole100003553, within Data Space : dbpedia.demo.openlinksw.com associated with source document(s)
QRcode icon
http://dbpedia.demo.openlinksw.com/describe/?url=http%3A%2F%2Fdbpedia.org%2Fresource%2FPOWER2&invfp=IFP_OFF&sas=SAME_AS_OFF&graph=http%3A%2F%2Fdbpedia.org&graph=http%3A%2F%2Fdbpedia.org

The POWER2, originally named RIOS2, is a processor designed by IBM that implemented the POWER instruction set architecture. The POWER2 was the successor of the POWER1, debuting in September 1993 within IBM's RS/6000 systems. When introduced, the POWER2 was the fastest microprocessor, surpassing the Alpha 21064. When the Alpha 21064A was introduced in 1993, the POWER2 lost the lead and became second. IBM claimed that the performance for a 62.5 MHz POWER2 was 73.3 SPECint92 and 134.6 SPECfp92. The open source GCC compiler removed support for POWER1 (RIOS) and POWER2 (RIOS2) in the 4.5 release.

AttributesValues
rdf:type
rdfs:label
  • POWER2 (es)
  • POWER2 (it)
  • POWER2 (ja)
  • POWER2 (en)
  • POWER2 (ru)
rdfs:comment
  • The POWER2, originally named RIOS2, is a processor designed by IBM that implemented the POWER instruction set architecture. The POWER2 was the successor of the POWER1, debuting in September 1993 within IBM's RS/6000 systems. When introduced, the POWER2 was the fastest microprocessor, surpassing the Alpha 21064. When the Alpha 21064A was introduced in 1993, the POWER2 lost the lead and became second. IBM claimed that the performance for a 62.5 MHz POWER2 was 73.3 SPECint92 and 134.6 SPECfp92. The open source GCC compiler removed support for POWER1 (RIOS) and POWER2 (RIOS2) in the 4.5 release. (en)
  • POWER2(パワーツー)は、IBMが設計・製造した、POWER命令セットアーキテクチャを持った、マルチチップのマイクロプロセッサである。POWER2はPOWER1の後継として1993年に登場した。1994年には改良版のPOWER2+(パワーツープラス)が、1996年にはPOWER2後継でシングルチップのP2SC(POWER2 Super Chip)が登場し、1998年には更に後継のPOWER3に置き換えられた。 (ja)
  • Il POWER2 era un microprocessore RISC a 32 bit progettato e prodotto da IBM. Il processore implementava il set di istruzioni dell'architettura Power e la sua prima realizzazione venne presentata nel settembre 1993 nella linea RS/6000. Il processore venne aggiornato e prodotto fino al 1998. (it)
  • El POWER2, originalmente llamado RIOS2, es un microprocesador diseñado por IBM que implementó el conjunto de instrucciones POWER. El POWER2 fue el sucesor del POWER1, debutando en septiembre de 1993 dentro de los sistemas RS/6000 de IBM. Cuando se presentó, el POWER2 era el microprocesador más rápido, superando al Alpha 21064. Cuando se introdujo el Alpha 21064A en 1993, el POWER2 perdió el liderazgo y se convirtió en el segundo. IBM afirmó que el rendimiento para un POWER2 de 62,5 MHz fue de 73,3 SPECint92 y 134,6 SPECfp92. (es)
  • POWER2 — микропроцессорная архитектура, разработанная компанией IBM, продолжение и развитие микропроцессорной архитектуры POWER. Первый процессор был выпущен в сентябре 1993 года как новый RISC-процессор для рабочих станций RS/6000 компании IBM. В 1993 году POWER2 был самым быстрым микропроцессором, превосходя по скорости микропроцессорв DEC Alpha 21064. Когда в 1993 году был выпущен процессор Alpha 21064A, POWER2 потерял лидерство и стал вторым по скорости. Архитектура использовалась до 1998 года, когда её сменила архитектура POWER3. (ru)
name
  • POWER2 (en)
foaf:depiction
  • http://commons.wikimedia.org/wiki/Special:FilePath/P2SC+.jpg
  • http://commons.wikimedia.org/wiki/Special:FilePath/POWER2+-MCM.jpg
  • http://commons.wikimedia.org/wiki/Special:FilePath/POWER2-MCM.jpg
  • http://commons.wikimedia.org/wiki/Special:FilePath/Power2_MCM-schema.png
dcterms:subject
Wikipage page ID
Wikipage revision ID
Link from a Wikipage to another Wikipage
Link from a Wikipage to an external page
sameAs
dbp:wikiPageUsesTemplate
thumbnail
arch
produced-start
caption
  • POWER2 MCM (en)
predecessor
successor
has abstract
  • El POWER2, originalmente llamado RIOS2, es un microprocesador diseñado por IBM que implementó el conjunto de instrucciones POWER. El POWER2 fue el sucesor del POWER1, debutando en septiembre de 1993 dentro de los sistemas RS/6000 de IBM. Cuando se presentó, el POWER2 era el microprocesador más rápido, superando al Alpha 21064. Cuando se introdujo el Alpha 21064A en 1993, el POWER2 perdió el liderazgo y se convirtió en el segundo. IBM afirmó que el rendimiento para un POWER2 de 62,5 MHz fue de 73,3 SPECint92 y 134,6 SPECfp92. El compilador GCC de código abierto eliminó la compatibilidad con POWER1 (RIOS) y POWER2 (RIOS2) en la versión 4.5.​ (es)
  • The POWER2, originally named RIOS2, is a processor designed by IBM that implemented the POWER instruction set architecture. The POWER2 was the successor of the POWER1, debuting in September 1993 within IBM's RS/6000 systems. When introduced, the POWER2 was the fastest microprocessor, surpassing the Alpha 21064. When the Alpha 21064A was introduced in 1993, the POWER2 lost the lead and became second. IBM claimed that the performance for a 62.5 MHz POWER2 was 73.3 SPECint92 and 134.6 SPECfp92. The open source GCC compiler removed support for POWER1 (RIOS) and POWER2 (RIOS2) in the 4.5 release. (en)
  • POWER2(パワーツー)は、IBMが設計・製造した、POWER命令セットアーキテクチャを持った、マルチチップのマイクロプロセッサである。POWER2はPOWER1の後継として1993年に登場した。1994年には改良版のPOWER2+(パワーツープラス)が、1996年にはPOWER2後継でシングルチップのP2SC(POWER2 Super Chip)が登場し、1998年には更に後継のPOWER3に置き換えられた。 (ja)
  • Il POWER2 era un microprocessore RISC a 32 bit progettato e prodotto da IBM. Il processore implementava il set di istruzioni dell'architettura Power e la sua prima realizzazione venne presentata nel settembre 1993 nella linea RS/6000. Il processore venne aggiornato e prodotto fino al 1998. (it)
  • POWER2 — микропроцессорная архитектура, разработанная компанией IBM, продолжение и развитие микропроцессорной архитектуры POWER. Первый процессор был выпущен в сентябре 1993 года как новый RISC-процессор для рабочих станций RS/6000 компании IBM. В 1993 году POWER2 был самым быстрым микропроцессором, превосходя по скорости микропроцессорв DEC Alpha 21064. Когда в 1993 году был выпущен процессор Alpha 21064A, POWER2 потерял лидерство и стал вторым по скорости. Архитектура использовалась до 1998 года, когда её сменила архитектура POWER3. Как и предыдущая версия POWER, процессор POWER2 состоял из нескольких микросхем, содержал второй блок вычислений с фиксированной точкой и второй блок вычислений с плавающей точкой, на один больше, чем предыдущий процессор POWER. Была повышена тактовая частота до диапазона 55-71.5 МГц, увеличен размер кэша данных до 128-256 Кбайт, и кэша инструкций - до 32 Кбайт, а также добавлено несколько новых инструкций. 8 микросхем процессора содержали 23 миллиона транзисторов. Процессор изготавливался компанией IBM по 0.72-микрометровой CMOS-технологии. В мае 1994 года на рынке была представлена улучшенная версия процессора - POWER2+ - состоявшая уже из 6 микросхем. Однокорпусная версия процессора (POWER2 Super Chip или P2SC) с тактовой частотой в диапазоне 135-160 МГц была выпущенная в октябре 1996 года по 0,29-микрометровой технологии. Она стала основой шахматного компьютера Deep Blue, впервые одержавшего победу над действующим чемпионом мира по шахматам Гарри Каспаровым в 1997 г. (ru)
designfirm
  • IBM (en)
gold:hypernym
prov:wasDerivedFrom
Faceted Search & Find service v1.17_git139 as of Feb 29 2024


Alternative Linked Data Documents: ODE     Content Formats:   [cxml] [csv]     RDF   [text] [turtle] [ld+json] [rdf+json] [rdf+xml]     ODATA   [atom+xml] [odata+json]     Microdata   [microdata+json] [html]    About   
This material is Open Knowledge   W3C Semantic Web Technology [RDF Data] Valid XHTML + RDFa
OpenLink Virtuoso version 08.03.3330 as of Mar 19 2024, on Linux (x86_64-generic-linux-glibc212), Single-Server Edition (378 GB total memory, 48 GB memory in use)
Data on this page belongs to its respective rights holders.
Virtuoso Faceted Browser Copyright © 2009-2024 OpenLink Software