About: Emitter-coupled logic     Goto   Sponge   NotDistinct   Permalink

An Entity of Type : yago:Unit108189659, within Data Space : dbpedia.demo.openlinksw.com associated with source document(s)
QRcode icon
http://dbpedia.demo.openlinksw.com/describe/?url=http%3A%2F%2Fdbpedia.org%2Fresource%2FEmitter-coupled_logic&invfp=IFP_OFF&sas=SAME_AS_OFF

In electronics, emitter-coupled logic (ECL) is a high-speed integrated circuit bipolar transistor logic family. ECL uses an overdriven bipolar junction transistor (BJT) differential amplifier with single-ended input and limited emitter current to avoid the saturated (fully on) region of operation and its slow turn-off behavior.As the current is steered between two legs of an emitter-coupled pair, ECL is sometimes called current-steering logic (CSL),current-mode logic (CML)or current-switch emitter-follower (CSEF) logic.

AttributesValues
rdf:type
rdfs:label
  • منطق الباعث المقرنECL (ar)
  • Lògica acoblada a emissor (ca)
  • Emittergekoppelte Logik (de)
  • Emitter-coupled logic (es)
  • Emitter-coupled logic (en)
  • Logika tergandeng–emitor (in)
  • Emitter coupled logic (fr)
  • Emitter-coupled logic (it)
  • 이미터-결합 논리 (ko)
  • エミッタ結合論理 (ja)
  • ECL (pl)
  • Эмиттерно-связанная логика (ru)
  • Emitter coupled logic (sv)
  • Емітерно-зв'язана логіка (uk)
rdfs:comment
  • Emitter Coupled Logic (lógica de emisores acoplados) pertenece a la familia de circuitos MSI implementada con tecnología bipolar; es la más rápida disponible dentro de los circuitos de tipo MSI. (es)
  • Emittergekoppelte Logik (englisch emitter coupled logic, ECL) bezeichnet elektrische Schaltungen für Logikgatter in der Digitaltechnik. Als aktives Bauelement wird in diesen Schaltungen, wie bei der Transistor-Transistor-Logik, der Bipolartransistor verwendet. Allerdings ist die ECL-Technik wesentlich schneller, d. h., sie weist kürzere Gatterlaufzeiten auf. Nachteilig ist die hohe Verlustleistung und die Notwendigkeit einer positiven sowie negativen Versorgungsspannung. Eine Erweiterung, mit geringerer Verlustleistung und welche nur mit einer positiven Versorgungsspannung auskommt ist die Positive emitter-coupled logic (PECL). Eine leistungsarme Variante der PECL mit niedriger Versorgungsspannung im Bereich unter 3,3 V stellt LVPECL (Low Voltage Positive Emitter Coupled Logic) dar. (de)
  • Dalam elektronika, logika tergandeng–emitor atau sering disebut ECL adalah keluarga logika yang menggunakan transistor dwikutub dalam noda pengendalian arus untuk membuat fungsi logika. ECL kadang-kadang disebut logika moda-arus atau logika sakelar-arus pengikut-emitor (CSEF).Karakteristik utama dari ECL adalah kenyataan bahwa transistor tidak pernah sepada pada keadaan jenuh, sehingga dapat berganti keadaan dengan sangat cepat. Kerugian utamanya adalah kebutuhan arusnya yang malar, berarti ini membutuhkan banyak daya. (in)
  • 이미터-결합 논리(ECL,emitter-coupled logic) 고속 동작하는 논리 소자로 BJT 집적회로이다. 이미터-결합 논리 소자는 차동 증폭기 구조를 이용하며, 차동 증폭기의 쌍입력 중 한쪽은 외부 논리 입력으로 사용하고 반대쪽 한개는 제한적 전류를 되도록 내부에서 입력된다. 이것은 BJT가 완전한 포화모드로 동작하지 않도록 이미터 전류를 제한하여 빠른 논리 전환이 가능하게 한다. 차동증폭기를 이용하므로 전원은 양전압과 음전압 전원 2개가 필요하다. (ko)
  • ECL står för Emitter Coupled transistor Logic, och är den snabbaste av alla standardteknologier för digitala integrerade kretsar, och bygger på bipolära transistorer. ECL kallas också CML (Current Mode Logic) eller på svenska strömstyrd logik. (sv)
  • Емітерно-зв'язана логіка, ЕЗЛ (англ. Emitter Coupled Logic, ECL) — технологія побудови цифрових схем на основі біполярних транзисторів включених за схемою диференціального підсилювача. ЕЗЛ є найшвидкодіючою з усіх типів логіки, побудованої на біполярних транзисторах. Це пояснюється тим, що транзистори в ЕЗЛ працюють у лінійному режимі, не переходячи у режим насичення, вихід з якого уповільнений. (uk)
  • منطق الباعث المقرن (بالإنجليزية: Emitter-coupled logic)‏ عائلة منطقية فائقة السرعة، تستغل المقحل زوجي الأقطاب، وتكون في هيئة دارة متكاملة. تبنى دارات في هذه العائلة على بوابات تستخدم ترانزيستورات لا تصل إلى الإشباع ولذلك فهي سريعة العمل.تستخدم عائلة ECL مصدر تغذية سالب وتستهلك قدرة كبيرة بالمقارنة مع باقي العائلات. البوابة الاساسية لهذه العائلة هي بوابة OR/NOR والبيئة الداخلية لهذه البوابة مبينة في الشكل في الاسفل (دائرة الاساسة ECL) وتعتبر عائلة ECL من أكثر العائلات المنطقية تأثراُ بالضجيج الكهربائي. مخرج مرتفع 1 في هذه العائلة يقابل جهدا يتراوح بين (0.75_-0.8V) أما الصفر منطق 0 يقابل جهدا يتراوح بين (1.55- و 1.8-). وتستخدم الدارات المتكاملة من عائلة ECL في الاجهزة الخاصة مثل معالجات الشارة الرادارية والحواسيب ذات السرعات العالية. (ar)
  • In electronics, emitter-coupled logic (ECL) is a high-speed integrated circuit bipolar transistor logic family. ECL uses an overdriven bipolar junction transistor (BJT) differential amplifier with single-ended input and limited emitter current to avoid the saturated (fully on) region of operation and its slow turn-off behavior.As the current is steered between two legs of an emitter-coupled pair, ECL is sometimes called current-steering logic (CSL),current-mode logic (CML)or current-switch emitter-follower (CSEF) logic. (en)
  • Emitter Coupled Logic ou Logique à émetteurs couplés (ECL) est une technologie de circuits logiques permettant un niveau de performances supérieur à la technologie TTL moyennant une consommation bien plus importante. * Portail de l’électricité et de l’électronique (fr)
  • In elettronica, l'emitter-coupled logic (logica ad accoppiamento di emettitore), o ECL, è una famiglia logica in cui la corrente è pilotata, attraverso transistor a giunzione bipolare, in due possibili percorsi a seconda dello stato desiderato in uscita, per questo motivo è anche nota come CML (Current Mode Logic). La caratteristica principale dell'ECL è che i transistor non vanno mai in e l'escursione di tensione tra livello logico alto e basso è molto bassa: in questo modo possono cambiare stato molto più rapidamente che nelle altre famiglie. (it)
  • エミッタ結合論理(エミッタけつごうろんり、英: Emitter-coupled logic, ECL)は、単一入力のバイポーラトランジスタ差動増幅回路を駆使して高速性を実現した論理回路の実現方式のひとつで、汎用ロジックICファミリもある。エミッタ電流を制限することでトランジスタが飽和することを防ぎ、ベース領域のキャリア蓄積をさせない為、高速性を保つ。エミッタを結合した対の2つの脚の間で電流を操るため、ECLを current-steering logic (CSL)、current-mode logic (CML)、current-switch emitter-follower (CSEF) logicと呼ぶこともある。 ECLではトランジスタを非飽和領域内で動作させ、入出力電圧のLO/HIの差は小さく(0.8V)、入力インピーダンスが高く、出力抵抗は低い。結果としてトランジスタは素早く状態遷移でき、ゲート遅延が小さく、ファンアウト能力が高い。さらに出力が相補的である(YとYのように常に反対の出力がある)ために余分なインバータを挿入する必要がなく、回路全体の伝播遅延も短縮できる。ECLの欠点は、常に電流が流れ続けるため電力消費が大きく、発熱量も多いという点である。 (ja)
  • ECL (ang. Emitter Coupled Logic) – typ bipolarnych cyfrowych układów scalonych, charakteryzujący się pracą tranzystorów wyłącznie w liniowym zakresie pracy, bez wchodzenia w stan zatkania lub nasycenia. Osiągnięte to zostało przez połączenie tranzystorów w układy wzmacniaczy różnicowych (we wzmacniaczu różnicowym tranzystory są połączone emiterami, stąd nazwa typu). Wadą układów ECL jest natomiast duży pobór mocy i niewielki margines zakłóceń – wysoki poziom logiczny jest odległy od niskiego zaledwie o kilkaset mV (miliwoltów). (pl)
  • Эми́ттерно-свя́занная ло́гика (ЭСЛ, ECL) — способ построения логических элементов на основе дифференциальных транзисторных каскадов. ЭСЛ является самой быстродействующей из всех типов логики, построенной на биполярных транзисторах. Это объясняется тем, что транзисторы в ЭСЛ работают в линейном режиме, не переходя в режим насыщения, выход из которого замедлен. Низкие значения логических перепадов в ЭСЛ-логике способствуют снижению влияния на быстродействие паразитных ёмкостей. (ru)
foaf:depiction
  • http://commons.wikimedia.org/wiki/Special:FilePath/CurrentSwitchLogic.svg
  • http://commons.wikimedia.org/wiki/Special:FilePath/ECL.svg
  • http://commons.wikimedia.org/wiki/Special:FilePath/ECL_logical0_1000.jpg
  • http://commons.wikimedia.org/wiki/Special:FilePath/ECL_logical1_1000.jpg
  • http://commons.wikimedia.org/wiki/Special:FilePath/ECL_structure_1000.jpg
  • http://commons.wikimedia.org/wiki/Special:FilePath/ECL_transition_1000.jpg
dcterms:subject
Wikipage page ID
Wikipage revision ID
Link from a Wikipage to another Wikipage
Link from a Wikipage to an external page
sameAs
Faceted Search & Find service v1.17_git139 as of Feb 29 2024


Alternative Linked Data Documents: ODE     Content Formats:   [cxml] [csv]     RDF   [text] [turtle] [ld+json] [rdf+json] [rdf+xml]     ODATA   [atom+xml] [odata+json]     Microdata   [microdata+json] [html]    About   
This material is Open Knowledge   W3C Semantic Web Technology [RDF Data] Valid XHTML + RDFa
OpenLink Virtuoso version 08.03.3330 as of Mar 19 2024, on Linux (x86_64-generic-linux-glibc212), Single-Server Edition (378 GB total memory, 67 GB memory in use)
Data on this page belongs to its respective rights holders.
Virtuoso Faceted Browser Copyright © 2009-2024 OpenLink Software