About: Xeon Phi     Goto   Sponge   NotDistinct   Permalink

An Entity of Type : yago:Whole100003553, within Data Space : dbpedia.demo.openlinksw.com associated with source document(s)
QRcode icon
http://dbpedia.demo.openlinksw.com/describe/?url=http%3A%2F%2Fdbpedia.org%2Fresource%2FXeon_Phi&invfp=IFP_OFF&sas=SAME_AS_OFF

Xeon Phi was a series of x86 manycore processors designed and made by Intel. It was intended for use in supercomputers, servers, and high-end workstations. Its architecture allowed use of standard programming languages and application programming interfaces (APIs) such as OpenMP. Initially in the form of PCIe-based add-on cards, a second-generation product, codenamed Knights Landing, was announced in June 2013. These second-generation chips could be used as a standalone CPU, rather than just as an add-in card.

AttributesValues
rdf:type
rdfs:label
  • Many Integrated Core (ca)
  • Intel MIC (es)
  • Intel MIC (fr)
  • Xeon Phi (ja)
  • 제온 파이 (ko)
  • Xeon Phi (pt)
  • Xeon Phi (ru)
  • Xeon Phi (en)
  • Xeon Phi (uk)
  • 至强融核 (zh)
rdfs:comment
  • Intel Many Integrated Core Architecture ou Intel MIC est une architecture multiprocesseur développée par Intel intégrant des travaux antérieurs (Larrabee, (en) et (en)). Des prototypes ont été produits sous le nom de Knights Ferry (2010) et une version commerciale sous le nom de Knights Corner (2012). Par la suite, Intel a annoncé la création d'une famille de produits sous le nom de Intel Xeon Phi. * Portail de l’informatique (fr)
  • 제온 파이(Xeon Phi)는 인텔이 설계, 제조, 판매하는 주/보조 프로세서이다. 이 제품은 MIC(Many Integrated Core) 아키텍처를 사용하는데, 이것은 고성능 컴퓨팅을 위한 인텔의 새로운 아키텍처로서 x86 명령어 집합을 지원한다. 그래픽 카드용 라라비 프로젝트와 48개 코어가 집적된 의 연구결과로 개발되었다. 소프트웨어 개발용 플랫폼으로서 나이츠 페리가 2010년 하반기부터 가용되었으며 첫 상용제품은 22nm 공정기술 기반으로한 나이츠 코너로 예상된다. (ko)
  • Xeon Phi(ジーオン ファイ)は、インテルが販売しているLarrabee(社内コード)より派生したMICアーキテクチャ (Many Integrated Core) ベースのHPC向けコプロセッサ(後にプロセッサバージョンも追加)のブランド名である。 (ja)
  • 至强融核(Xeon Phi)协处理器,是首款英特尔(Many Integrated Core,MIC)架构产品。用作高性能计算(HPC)的超级计算机或服务器的加速卡。最多72個处理器核心,每個核心擁有4個超線程,最多288個線程,超線程無法關閉。与之竞争的是GPGPU(通用图形处理器)在HPC領域应用的普及。英特尔至强融核协处理器提供了类似于英特尔至强处理器编程环境的通用编程环境。多个英特尔至强融核协处理器可安装在单个主机系统中,这些协处理器可通过 PCIe 对等互连相互通信,不受主机的任何干扰。 (zh)
  • Many Integrated Core, altrament coneguda com a MIC, és una arquitectura que ha estat dissenyada per Intel. Està dirigida a segments HPC (High Performance Computing) per investigar en tasques complexes com l'explotació petroliera, la investigació científica, anàlisis financers i la simulació climàtica entre molts altres. * 61 nuclis (4 threads per nucli) amb freqüència que oscil·la entre 1 i 1.238Ghz * 16GB de RAM amb una gran amplada de banda de 352GB/s (ca)
  • Intel MIC, del inglés Intel Many Integrated Core Architecture,​ es un diseño multiprocesador de Intel creado para la fabricación de aceleradores cuyo objetivo sea el uso de software altamente paralelo, algo convencional en supercomputación para lo que Intel ha proporcionado prototipos a diversos centros de investigación colaboradores, tales como el Forschungszentrum Juelich, (Leibniz Supercomputing Centre), CERN o (Korea Institute of Science and Technology Information).​ Varios fabricantes de hardware también han apoyado a Intel, entre los que se encuentran SGI, Dell, HP, IBM, Colfax y Supermicro.​ (es)
  • Xeon Phi was a series of x86 manycore processors designed and made by Intel. It was intended for use in supercomputers, servers, and high-end workstations. Its architecture allowed use of standard programming languages and application programming interfaces (APIs) such as OpenMP. Initially in the form of PCIe-based add-on cards, a second-generation product, codenamed Knights Landing, was announced in June 2013. These second-generation chips could be used as a standalone CPU, rather than just as an add-in card. (en)
  • Xeon Phi foi uma linha de processadores many core x86, projetados e fabricados pela Intel. Ela foi destinada para o uso de supercomputadores, estações de trabalho e servidores. A arquitetura integrada permite o uso de linguagens de programação padrão e o uso de APIs, como a OpenMP. Cancelada em 2009, com codinome "Larrabee", era uma GPU antiga da Intel, que serviu como base para a criação, sendo assim compartilhando as mesmas áreas de aplicação com a GPUs. Tendo sua descontinuação devido a principalmente falta de demanda. (pt)
  • Intel MIC (англ. Intel Many Integrated Core Architecture) — архітектура багатоядерної процесорної системи, розроблена Intel з використанням напрацювань архітектур Larrabee, Teraflops Research Chip, Intel Single-chip Cloud Computer. Прототип процесорів архітектури MIC (кодова назва Knights Ferry) був випущений в 2010 році. Комерційні процесори з даною архітектурою (кодова назва Knights Corner) плануються до випуску на 22 нм техпроцесі наприкінці 2012 або початку 2013 року. (uk)
  • Xeon Phi — семейство x86 процессоров североамериканской корпорации Intel с большим количеством процессорных ядер. Данные процессоры предназначены для использования в суперкомпьютерах, серверах и высокопроизводительных рабочих станциях. Архитектура процессоров позволяет использовать стандартные языки программирования и технологии OpenMP. В июне 2013 суперкомпьютер Tianhe-2 из (Китай) стал быстрейшим в мире. Он использовал сопроцессоры Intel Xeon Phi и центральные процессоры Xeon (Ivy Bridge-EP) для достижения 33.86 петафлопсов. (ru)
name
  • Xeon Phi (en)
foaf:depiction
  • http://commons.wikimedia.org/wiki/Special:FilePath/Intel@14nm@Xeon_Phi@Knights_Landing@Xeon(ES)@QHL6_DSCx1.jpg
  • http://commons.wikimedia.org/wiki/Special:FilePath/Intel@14nm@Xeon_Phi@Knights_Landing@Xeon(ES)@QHL6_DSCx3.jpg
  • http://commons.wikimedia.org/wiki/Special:FilePath/Intel@14nm@Xeon_Phi@Knights_Landing@Xeon(ES)@QHL6_DSCx7@5x.jpg
  • http://commons.wikimedia.org/wiki/Special:FilePath/Intel_Xeon_Phi_5100.jpg
  • http://commons.wikimedia.org/wiki/Special:FilePath/Intel_Xeon_Phi_Lineup.jpg
  • http://commons.wikimedia.org/wiki/Special:FilePath/Tianhe-2.jpg
dcterms:subject
Wikipage page ID
Wikipage revision ID
Link from a Wikipage to another Wikipage
Faceted Search & Find service v1.17_git139 as of Feb 29 2024


Alternative Linked Data Documents: ODE     Content Formats:   [cxml] [csv]     RDF   [text] [turtle] [ld+json] [rdf+json] [rdf+xml]     ODATA   [atom+xml] [odata+json]     Microdata   [microdata+json] [html]    About   
This material is Open Knowledge   W3C Semantic Web Technology [RDF Data] Valid XHTML + RDFa
OpenLink Virtuoso version 08.03.3330 as of Mar 19 2024, on Linux (x86_64-generic-linux-glibc212), Single-Server Edition (378 GB total memory, 67 GB memory in use)
Data on this page belongs to its respective rights holders.
Virtuoso Faceted Browser Copyright © 2009-2024 OpenLink Software