The Intel P55 is the first desktop chipset from Intel based on the PCH chipset design. The P55 Express chipset uses the LGA 1156 socket. Compatible CPUs include the first generation Core i series i3, i5, and i7 processor line along with a Pentium G6950. Like any PCH chipset, the P55 uses a Direct Media Interface connection.
Attributes | Values |
---|
rdf:type
| |
rdfs:label
| - P55 (fr)
- Intel P55 (en)
- Intel P55 (pl)
|
rdfs:comment
| - The Intel P55 is the first desktop chipset from Intel based on the PCH chipset design. The P55 Express chipset uses the LGA 1156 socket. Compatible CPUs include the first generation Core i series i3, i5, and i7 processor line along with a Pentium G6950. Like any PCH chipset, the P55 uses a Direct Media Interface connection. (en)
- P55 - chipset, a właściwie układ logiki współpracujący z procesorami Intel Core i5 i Intel Core i7 serii 800. W procesorach Core i5 i Core i7 serii 800 intel umieścił kontroler magistrali PCI-Express i znany już z procesorów Core i7 serii 900 kontroler pamięci RAM DDR 3 (ale w przypadku nowych procesorów jedynie dwukanałowy. W takim stanie rzeczy istnienie oddzielnego mostka północnego i południowego przestało być potrzebne i Intel zastosował nowy układ - – centrum kontroli urządzeń peryferyjnych. Realizuje on funkcje dotychczasowego mostka południowego (komunikacja z dyskami, obsługa urządzeń interfejsu USB 2.0, komunikacja z urządzeniami magistrali PCI-Express x1 itp.). P55 komunikuje się z procesorem za pomocą magistrali DMI o przepustowości 2 GB/s. (pl)
- Le chipset P55 d'Intel (anciennement Ibex Peak) fait suite à l'ICH 10. Par rapport à ce dernier, on passe de 6 à 8 ports PCI-E x1, et on conserve la présence de 6 ports SATA, de 12 ports USB 2.0 et d’une interface Gigabit Ethernet. La liaison entre CPU et P55 se fait par bus DMI. (fr)
|
foaf:depiction
| |
dcterms:subject
| |
Wikipage page ID
| |
Wikipage revision ID
| |
Link from a Wikipage to another Wikipage
| |
Link from a Wikipage to an external page
| |
sameAs
| |
Socket
| |
Table name
| - (Platform Controller Hub ) (en)
- Intel P55 Express (en)
|
tdp
| |
dbp:wikiPageUsesTemplate
| |
thumbnail
| |
cpu
| |
date
| |
predecessor
| |
successor
| |
has abstract
| - The Intel P55 is the first desktop chipset from Intel based on the PCH chipset design. The P55 Express chipset uses the LGA 1156 socket. Compatible CPUs include the first generation Core i series i3, i5, and i7 processor line along with a Pentium G6950. Like any PCH chipset, the P55 uses a Direct Media Interface connection. (en)
- Le chipset P55 d'Intel (anciennement Ibex Peak) fait suite à l'ICH 10. Par rapport à ce dernier, on passe de 6 à 8 ports PCI-E x1, et on conserve la présence de 6 ports SATA, de 12 ports USB 2.0 et d’une interface Gigabit Ethernet. La liaison entre CPU et P55 se fait par bus DMI. En novembre 2009, Intel a annoncé une mise à jour de son chipset P55 dont le stepping passe de B2 à B3. Cette révision ne concerne que des évolutions discrètes et reste compatible pin à pin avec la précédente génération et donc ne requiert pas de modification de la carte mère. son introduction nécessite une mis-à-jour du Bios et recommande l'utilisation des pilotes de stockage Intel RST (Rapid Storage Technology) 9.5 à la place de l’ancien pilote MSM (Matrix Storage Manager) 8.9. Elle sera généralisée à partir de février 2010. (fr)
- P55 - chipset, a właściwie układ logiki współpracujący z procesorami Intel Core i5 i Intel Core i7 serii 800. W procesorach Core i5 i Core i7 serii 800 intel umieścił kontroler magistrali PCI-Express i znany już z procesorów Core i7 serii 900 kontroler pamięci RAM DDR 3 (ale w przypadku nowych procesorów jedynie dwukanałowy. W takim stanie rzeczy istnienie oddzielnego mostka północnego i południowego przestało być potrzebne i Intel zastosował nowy układ - – centrum kontroli urządzeń peryferyjnych. Realizuje on funkcje dotychczasowego mostka południowego (komunikacja z dyskami, obsługa urządzeń interfejsu USB 2.0, komunikacja z urządzeniami magistrali PCI-Express x1 itp.). P55 komunikuje się z procesorem za pomocą magistrali DMI o przepustowości 2 GB/s. (pl)
|
codename
| |
process
| |
gold:hypernym
| |
prov:wasDerivedFrom
| |
page length (characters) of wiki page
| |
foaf:isPrimaryTopicOf
| |
is Link from a Wikipage to another Wikipage
of | |
is predecessor
of | |
is foaf:primaryTopic
of | |