About: Intel P55     Goto   Sponge   NotDistinct   Permalink

An Entity of Type : yago:WikicatElectricalComponents, within Data Space : dbpedia.demo.openlinksw.com associated with source document(s)
QRcode icon
http://dbpedia.demo.openlinksw.com/describe/?url=http%3A%2F%2Fdbpedia.org%2Fresource%2FIntel_P55

The Intel P55 is the first desktop chipset from Intel based on the PCH chipset design. The P55 Express chipset uses the LGA 1156 socket. Compatible CPUs include the first generation Core i series i3, i5, and i7 processor line along with a Pentium G6950. Like any PCH chipset, the P55 uses a Direct Media Interface connection.

AttributesValues
rdf:type
rdfs:label
  • P55 (fr)
  • Intel P55 (en)
  • Intel P55 (pl)
rdfs:comment
  • The Intel P55 is the first desktop chipset from Intel based on the PCH chipset design. The P55 Express chipset uses the LGA 1156 socket. Compatible CPUs include the first generation Core i series i3, i5, and i7 processor line along with a Pentium G6950. Like any PCH chipset, the P55 uses a Direct Media Interface connection. (en)
  • P55 - chipset, a właściwie układ logiki współpracujący z procesorami Intel Core i5 i Intel Core i7 serii 800. W procesorach Core i5 i Core i7 serii 800 intel umieścił kontroler magistrali PCI-Express i znany już z procesorów Core i7 serii 900 kontroler pamięci RAM DDR 3 (ale w przypadku nowych procesorów jedynie dwukanałowy. W takim stanie rzeczy istnienie oddzielnego mostka północnego i południowego przestało być potrzebne i Intel zastosował nowy układ - – centrum kontroli urządzeń peryferyjnych. Realizuje on funkcje dotychczasowego mostka południowego (komunikacja z dyskami, obsługa urządzeń interfejsu USB 2.0, komunikacja z urządzeniami magistrali PCI-Express x1 itp.). P55 komunikuje się z procesorem za pomocą magistrali DMI o przepustowości 2 GB/s. (pl)
  • Le chipset P55 d'Intel (anciennement Ibex Peak) fait suite à l'ICH 10. Par rapport à ce dernier, on passe de 6 à 8 ports PCI-E x1, et on conserve la présence de 6 ports SATA, de 12 ports USB 2.0 et d’une interface Gigabit Ethernet. La liaison entre CPU et P55 se fait par bus DMI. (fr)
foaf:depiction
  • http://commons.wikimedia.org/wiki/Special:FilePath/Intel_5_Series_architecture.png
dcterms:subject
Wikipage page ID
Wikipage revision ID
Link from a Wikipage to another Wikipage
Link from a Wikipage to an external page
sameAs
Socket
Table name
  • (Platform Controller Hub ) (en)
  • Intel P55 Express (en)
tdp
dbp:wikiPageUsesTemplate
thumbnail
cpu
date
predecessor
successor
  • P67 and Z68 (en)
has abstract
  • The Intel P55 is the first desktop chipset from Intel based on the PCH chipset design. The P55 Express chipset uses the LGA 1156 socket. Compatible CPUs include the first generation Core i series i3, i5, and i7 processor line along with a Pentium G6950. Like any PCH chipset, the P55 uses a Direct Media Interface connection. (en)
  • Le chipset P55 d'Intel (anciennement Ibex Peak) fait suite à l'ICH 10. Par rapport à ce dernier, on passe de 6 à 8 ports PCI-E x1, et on conserve la présence de 6 ports SATA, de 12 ports USB 2.0 et d’une interface Gigabit Ethernet. La liaison entre CPU et P55 se fait par bus DMI. En novembre 2009, Intel a annoncé une mise à jour de son chipset P55 dont le stepping passe de B2 à B3. Cette révision ne concerne que des évolutions discrètes et reste compatible pin à pin avec la précédente génération et donc ne requiert pas de modification de la carte mère. son introduction nécessite une mis-à-jour du Bios et recommande l'utilisation des pilotes de stockage Intel RST (Rapid Storage Technology) 9.5 à la place de l’ancien pilote MSM (Matrix Storage Manager) 8.9. Elle sera généralisée à partir de février 2010. (fr)
  • P55 - chipset, a właściwie układ logiki współpracujący z procesorami Intel Core i5 i Intel Core i7 serii 800. W procesorach Core i5 i Core i7 serii 800 intel umieścił kontroler magistrali PCI-Express i znany już z procesorów Core i7 serii 900 kontroler pamięci RAM DDR 3 (ale w przypadku nowych procesorów jedynie dwukanałowy. W takim stanie rzeczy istnienie oddzielnego mostka północnego i południowego przestało być potrzebne i Intel zastosował nowy układ - – centrum kontroli urządzeń peryferyjnych. Realizuje on funkcje dotychczasowego mostka południowego (komunikacja z dyskami, obsługa urządzeń interfejsu USB 2.0, komunikacja z urządzeniami magistrali PCI-Express x1 itp.). P55 komunikuje się z procesorem za pomocą magistrali DMI o przepustowości 2 GB/s. (pl)
codename
  • Ibex Peak (en)
process
gold:hypernym
prov:wasDerivedFrom
page length (characters) of wiki page
foaf:isPrimaryTopicOf
is Link from a Wikipage to another Wikipage of
is predecessor of
is foaf:primaryTopic of
Faceted Search & Find service v1.17_git139 as of Feb 29 2024


Alternative Linked Data Documents: ODE     Content Formats:   [cxml] [csv]     RDF   [text] [turtle] [ld+json] [rdf+json] [rdf+xml]     ODATA   [atom+xml] [odata+json]     Microdata   [microdata+json] [html]    About   
This material is Open Knowledge   W3C Semantic Web Technology [RDF Data] Valid XHTML + RDFa
OpenLink Virtuoso version 08.03.3330 as of Mar 19 2024, on Linux (x86_64-generic-linux-glibc212), Single-Server Edition (378 GB total memory, 61 GB memory in use)
Data on this page belongs to its respective rights holders.
Virtuoso Faceted Browser Copyright © 2009-2024 OpenLink Software