Second Level Address Translation (SLAT), also known as nested paging, is a hardware-assisted virtualization technology which makes it possible to avoid the overhead associated with software-managed shadow page tables. AMD has supported SLAT through the Rapid Virtualization Indexing (RVI) technology since the introduction of its third-generation Opteron processors (code name Barcelona). Intel's implementation of SLAT, known as Extended Page Table (EPT), was introduced in the Nehalem microarchitecture found in certain Core i7, Core i5, and Core i3 processors.
Attributes | Values |
---|
rdf:type
| |
rdfs:label
| - Second Level Address Translation (de)
- Paginación anidada (es)
- Second Level Address Translation (en)
- SLAT (ru)
- 第二層位址轉譯 (zh)
|
rdfs:comment
| - Second Level Address Translation (SLAT), auch als Nested Paging bezeichnet, ist eine hardwareunterstützte Virtualisierungstechnologie, die eine effizientere Umsetzung von Shadow Page Tables im Vergleich zu einer softwarebasierten Virtualisierungslösung erlaubt.AMD implementierte SLAT zuerst durch eine von AMD als Rapid Virtualization Indexing (RVI) bezeichnete Technologie und unterstützt diese seit der Einführung der dritten Opteron-Prozessorgeneration (Codename Barcelona) 2007 in ihren Prozessoren.Mit der Nehalem-Prozessorfamilie führte Intel 2008 eine Implementierung von SLAT ein, die von Intel selbst als Extended Page Tables (EPT) bezeichnet wird.Sie wird in bestimmten Prozessoren der Core-i7-, Core-i5- und Core-i3-Klasse unterstützt. (de)
- La paginación anidada o nested paging es el nombre que tuvo durante su desarrollo por el equipode AMD el Rapid Virtualization Index o RVI, que es una tecnología de virtualización asistida por hardware para la unidad de gestión de memoria del procesador (MMU) de segunda generación. Sobre la implementación únicamente por software shadow page table, RVI ofrece una mejora de un 42%; y en el test OLTP supone una mejora de un 100%. La tecnología RVI fueincluida por vez primera en los procesadores Opteron de tercera generación. La tecnología Intelequivalente es la EPT, . (es)
- 第二層位址轉譯(英語:Second Level Address Translation)又名為nested paging,或SLAT。是一種處理器虛擬化技術,可為需要大量記憶體的虛擬化應用程式提供加速功能。 可使用MachineSLATStatusCheck檢測處理器是否支援SLAT。 (zh)
- Second Level Address Translation (SLAT), also known as nested paging, is a hardware-assisted virtualization technology which makes it possible to avoid the overhead associated with software-managed shadow page tables. AMD has supported SLAT through the Rapid Virtualization Indexing (RVI) technology since the introduction of its third-generation Opteron processors (code name Barcelona). Intel's implementation of SLAT, known as Extended Page Table (EPT), was introduced in the Nehalem microarchitecture found in certain Core i7, Core i5, and Core i3 processors. (en)
- SLAT (англ. Second Level Address Translation), также известный как вложенный пейджинг, представляет собой технологию виртуализации с аппаратным обеспечением, которая позволяет избежать накладных расходов, связанных с управляемыми программным обеспечением таблицами теневых страниц. Расширения виртуализации ARM поддерживают SLAT, известные как page-tables Stage 2, предоставляемые MMU Stage-2. Гость использует MMU Stage-1. Поддержка была добавлена как дополнительная в архитектуре ARMv7ve и также поддерживается в ARMv8 (32-разрядной и 64-разрядной) архитектурах. (ru)
|
dct:subject
| |
Wikipage page ID
| |
Wikipage revision ID
| |
Link from a Wikipage to another Wikipage
| |
Link from a Wikipage to an external page
| |
sameAs
| |
dbp:wikiPageUsesTemplate
| |
Link from a Wikipa... related subject.
| |
has abstract
| - Second Level Address Translation (SLAT), auch als Nested Paging bezeichnet, ist eine hardwareunterstützte Virtualisierungstechnologie, die eine effizientere Umsetzung von Shadow Page Tables im Vergleich zu einer softwarebasierten Virtualisierungslösung erlaubt.AMD implementierte SLAT zuerst durch eine von AMD als Rapid Virtualization Indexing (RVI) bezeichnete Technologie und unterstützt diese seit der Einführung der dritten Opteron-Prozessorgeneration (Codename Barcelona) 2007 in ihren Prozessoren.Mit der Nehalem-Prozessorfamilie führte Intel 2008 eine Implementierung von SLAT ein, die von Intel selbst als Extended Page Tables (EPT) bezeichnet wird.Sie wird in bestimmten Prozessoren der Core-i7-, Core-i5- und Core-i3-Klasse unterstützt. (de)
- La paginación anidada o nested paging es el nombre que tuvo durante su desarrollo por el equipode AMD el Rapid Virtualization Index o RVI, que es una tecnología de virtualización asistida por hardware para la unidad de gestión de memoria del procesador (MMU) de segunda generación. Sobre la implementación únicamente por software shadow page table, RVI ofrece una mejora de un 42%; y en el test OLTP supone una mejora de un 100%. La tecnología RVI fueincluida por vez primera en los procesadores Opteron de tercera generación. La tecnología Intelequivalente es la EPT, . (es)
- Second Level Address Translation (SLAT), also known as nested paging, is a hardware-assisted virtualization technology which makes it possible to avoid the overhead associated with software-managed shadow page tables. AMD has supported SLAT through the Rapid Virtualization Indexing (RVI) technology since the introduction of its third-generation Opteron processors (code name Barcelona). Intel's implementation of SLAT, known as Extended Page Table (EPT), was introduced in the Nehalem microarchitecture found in certain Core i7, Core i5, and Core i3 processors. ARM's virtualization extensions support SLAT, known as Stage-2 page-tables provided by a Stage-2 MMU. The guest uses the Stage-1 MMU. Support was added as optional in the ARMv7ve architecture and is also supported in the ARMv8 (32-bit and 64-bit) architectures. (en)
- SLAT (англ. Second Level Address Translation), также известный как вложенный пейджинг, представляет собой технологию виртуализации с аппаратным обеспечением, которая позволяет избежать накладных расходов, связанных с управляемыми программным обеспечением таблицами теневых страниц. AMD поддерживает SLAT с помощью технологии Rapid Virtualization Indexing (RVI) с момента появления своих процессоров третьего поколения Opteron (кодовое имя Barcelona). Реализация Intel SLAT, известной как таблица расширенных страниц (EPT), была представлена в микроархитектуре Nehalem, обнаруженной в некоторых процессорах Core i7, Core i5 и Core i3. Расширения виртуализации ARM поддерживают SLAT, известные как page-tables Stage 2, предоставляемые MMU Stage-2. Гость использует MMU Stage-1. Поддержка была добавлена как дополнительная в архитектуре ARMv7ve и также поддерживается в ARMv8 (32-разрядной и 64-разрядной) архитектурах. (ru)
|