This HTML5 document contains 84 embedded RDF statements represented using HTML+Microdata notation.

The embedded RDF content will be recognized by any processor of HTML5 Microdata.

Namespace Prefixes

PrefixIRI
dbpedia-dehttp://de.dbpedia.org/resource/
dctermshttp://purl.org/dc/terms/
yago-reshttp://yago-knowledge.org/resource/
dbohttp://dbpedia.org/ontology/
foafhttp://xmlns.com/foaf/0.1/
n22https://codasip.com/codasip-studio/
n12https://global.dbpedia.org/id/
dbpedia-trhttp://tr.dbpedia.org/resource/
yagohttp://dbpedia.org/class/yago/
dbpedia-ruhttp://ru.dbpedia.org/resource/
dbthttp://dbpedia.org/resource/Template:
dbpedia-ukhttp://uk.dbpedia.org/resource/
rdfshttp://www.w3.org/2000/01/rdf-schema#
freebasehttp://rdf.freebase.com/ns/
n24http://
rdfhttp://www.w3.org/1999/02/22-rdf-syntax-ns#
dbpedia-arhttp://ar.dbpedia.org/resource/
owlhttp://www.w3.org/2002/07/owl#
dbpedia-ithttp://it.dbpedia.org/resource/
dbpedia-zhhttp://zh.dbpedia.org/resource/
wikipedia-enhttp://en.wikipedia.org/wiki/
dbchttp://dbpedia.org/resource/Category:
dbphttp://dbpedia.org/property/
provhttp://www.w3.org/ns/prov#
xsdhhttp://www.w3.org/2001/XMLSchema#
wikidatahttp://www.wikidata.org/entity/
n19https://www.synopsys.com/dw/
goldhttp://purl.org/linguistics/gold/
dbrhttp://dbpedia.org/resource/

Statements

Subject Item
dbr:Application-specific_instruction_set_processor
rdf:type
yago:Whole100003553 yago:ElectricalDevice103269401 yago:PhysicalEntity100001930 yago:WikicatMicroprocessors yago:WikicatIntegratedCircuits yago:Conductor103088707 yago:SemiconductorDevice104171831 yago:IntegratedCircuit103577090 dbo:MilitaryUnit yago:Object100002684 yago:Device103183080 yago:Artifact100021939 yago:Circuit103033362 yago:ComputerCircuit103084420 yago:Microprocessor103760310 yago:Instrumentality103575240 yago:Chip103020034
rdfs:label
专用指令集处理器 معالج مجموعة تعليمات محددة التطبيق ASIP Application-specific instruction-set processor Application-specific instruction-set processor Application-specific instruction set processor ASIP
rdfs:comment
Application-specific instruction-set processor (ASIP) (рус. «проблемно-ориентированный процессор», «заказной микропроцессор», «заказная микросхема») — компонент (как правило, процессорное ядро), используемый в проектировании систем на кристалле. Система команд ASIP специально спроектирована для выполнения специфичных программ. Подобная специализация ядра позволяет достичь компромисса между универсальностью процессора общего назначения (CPU) и производительностью ASIC. Application-specific instruction-set processor (ASIP) («Проблемно-орієнтований процесор», «замовний мікропроцесор», «замовна мікросхема») — компонент (як правило, процесорне ядро), використовуваний в проєктуванні систем на кристалі. Архітектура системи команд ASIP спеціально спроєктована для виконання специфічних програм. Подібна спеціалізація ядра дозволяє досягти компромісу між універсальністю процесора загального призначення (CPU) і продуктивністю ASIC. معالج مجموعة التعليمات محددة التطبيق (بالإنجليزية: Application-specific instruction set processor)‏ هو مكون يُستخدم في تصميمات النظام على رقاقة. يَستخدم مجموعة تعليمات مصممة لخدمة تطبيق محدد. هذا التخصيص يوفر حلًا وسطًا بين وحدة المعالجة المركزية ذات الأغراض العامة والدارات المتكاملة محددة التطبيق. An application-specific instruction set processor (ASIP) is a component used in system-on-a-chip design. The instruction set of an ASIP is tailored to benefit a specific application. This specialization of the core provides a tradeoff between the flexibility of a general purpose CPU and the performance of an ASIC. ASIP è una tipologia di processori realizzati per risolvere uno specifico problema. Questa specializzazione del nucleo del processore permette di ottenere un compromesso tra la flessibilità fornita da una CPU general-purpose e le prestazioni di un ASIC. Ein application-specific instruction-set processor (ASIP, zu deutsch etwa: Prozessor mit anwendungsspezifischem Befehlssatz) ist ein Prozessor, dessen Befehlssatz für eine Klasse von Anwendungen optimiert wurde. 专用指令集处理器(英語:application-specific instruction-set processor, ASIP)是系統單晶片设计中的一个组件。专用指令集处理器的指令集是针对特定的应用而设计的。借助这样的特殊设计方式,专用指令集处理器具有通用型中央处理器的灵活性和专用集成电路的性能。 某些专用指令集处理器的指令集为可配置的。通常,处理器核心分为两部分:一个为“静态”逻辑部分,它定义了最小指令集架构;另一个为“可配置”逻辑部分,这部分允许设计人员自行配置新的指令集。对后者的配置与现场可编程逻辑门阵列的编程、专用集成电路芯片的综合过程类似。
dcterms:subject
dbc:Integrated_circuits dbc:Application-specific_integrated_circuits dbc:Instruction_processing dbc:Coprocessors dbc:Gate_arrays
dbo:wikiPageID
12751209
dbo:wikiPageRevisionID
1123373069
dbo:wikiPageWikiLink
dbr:Central_processing_unit dbc:Application-specific_integrated_circuits dbc:Instruction_processing dbr:System_on_Chip dbr:Application-specific_integrated_circuit dbr:Digital_signal_processor dbc:Coprocessors dbr:Instruction_set dbr:Field-programmable_gate_array dbr:System-on-a-chip dbc:Gate_arrays dbr:Finite-state_machine dbr:RISC-V dbc:Integrated_circuits
dbo:wikiPageExternalLink
n19:ipdir.php%3Fds=asip-designer n22: n24:tce.cs.tut.fi
owl:sameAs
wikidata:Q621583 n12:4ocLx dbpedia-zh:专用指令集处理器 dbpedia-de:Application-specific_instruction-set_processor yago-res:Application-specific_instruction_set_processor dbpedia-tr:Uygulamaya_Özel_Komut_Seti_İşlemcisi dbpedia-it:Application-specific_instruction-set_processor dbpedia-ar:معالج_مجموعة_تعليمات_محددة_التطبيق dbpedia-ru:ASIP dbpedia-uk:ASIP freebase:m.02x37hv
dbp:wikiPageUsesTemplate
dbt:Cite_book dbt:Use_mdy_dates dbt:CPU_technologies dbt:Reflist dbt:Use_American_English dbt:Short_description dbt:More_footnotes
dbo:abstract
Application-specific instruction-set processor (ASIP) («Проблемно-орієнтований процесор», «замовний мікропроцесор», «замовна мікросхема») — компонент (як правило, процесорне ядро), використовуваний в проєктуванні систем на кристалі. Архітектура системи команд ASIP спеціально спроєктована для виконання специфічних програм. Подібна спеціалізація ядра дозволяє досягти компромісу між універсальністю процесора загального призначення (CPU) і продуктивністю ASIC. Деякі ASIP володіють конфігурованим набором інструкцій (системою команд). Зазвичай такі ядра розділені на дві частини: статичну (static) логіку, що визначає мінімальну архітектуру системи команд, і конфігуровану (configurable) логіку, яку можна використовувати для створення нових інструкцій. Конфігурована логіка може бути запрограмована або схожим чином з FPGA, або в процесі виготовлення чипу. 专用指令集处理器(英語:application-specific instruction-set processor, ASIP)是系統單晶片设计中的一个组件。专用指令集处理器的指令集是针对特定的应用而设计的。借助这样的特殊设计方式,专用指令集处理器具有通用型中央处理器的灵活性和专用集成电路的性能。 某些专用指令集处理器的指令集为可配置的。通常,处理器核心分为两部分:一个为“静态”逻辑部分,它定义了最小指令集架构;另一个为“可配置”逻辑部分,这部分允许设计人员自行配置新的指令集。对后者的配置与现场可编程逻辑门阵列的编程、专用集成电路芯片的综合过程类似。 Ein application-specific instruction-set processor (ASIP, zu deutsch etwa: Prozessor mit anwendungsspezifischem Befehlssatz) ist ein Prozessor, dessen Befehlssatz für eine Klasse von Anwendungen optimiert wurde. Unter dem Begriff Anwendung oder Applikation versteht man dabei einen bestimmten Algorithmus, beispielsweise eine schnelle Fouriertransformation oder einen Sortieralgorithmus. Der Zweck eines ASIPs besteht darin, eine Klasse von Algorithmen mit ähnlichen Anforderungen effizient mit einer digitalen Schaltung zu realisieren. Darüber hinaus ist ein ASIP aufgrund seiner Programmierbarkeit flexibel für Änderungen an den Algorithmen. Je nach Zielvorgabe möchte man beim Entwurf des ASIPs die benötigte Siliziumfläche, den Energieverbrauch oder die Rechengeschwindigkeit optimieren. Für viele Anwendungen erreicht man mit einem ASIP um ein bis zwei Größenordnungen bessere Ergebnisse für jeden dieser Parameter als mit einem Standardprozessor (zum Beispiel ARM oder PowerPC) oder einem Standard-DSP (Digitaler Signalprozessor). Dies wird erreicht, indem die Hardwarearchitektur des ASIPs und seine Software gemeinsam optimiert werden. Application-specific instruction-set processor (ASIP) (рус. «проблемно-ориентированный процессор», «заказной микропроцессор», «заказная микросхема») — компонент (как правило, процессорное ядро), используемый в проектировании систем на кристалле. Система команд ASIP специально спроектирована для выполнения специфичных программ. Подобная специализация ядра позволяет достичь компромисса между универсальностью процессора общего назначения (CPU) и производительностью ASIC. Некоторые ASIP обладают конфигурируемым набором инструкций (системой команд). Обычно такие ядра разделены на две части: статическую (static) логику, определяющую минимальную архитектуру системы команд, и конфигурируемую (configurable) логику, которую можно использовать для создания новых инструкций. Конфигурируемая логика может быть запрограммирована или схожим образом с FPGA или в процессе изготовления чипа. An application-specific instruction set processor (ASIP) is a component used in system-on-a-chip design. The instruction set of an ASIP is tailored to benefit a specific application. This specialization of the core provides a tradeoff between the flexibility of a general purpose CPU and the performance of an ASIC. Some ASIPs have a configurable instruction set. Usually, these cores are divided into two parts: static logic which defines a minimum ISA (instruction-set architecture) and configurable logic which can be used to design new instructions. The configurable logic can be programmed either in the field in a similar fashion to a field-programmable gate array (FPGA) or during the chip synthesis. ASIPs have two ways of generating code: either through a retargetable code generator or through a retargetable compiler generator. The retargetable code generator uses the application, ISA, and Architecture Template to create the code generator for the object code. The retargetable compiler generator uses only the ISA and Architecture Template as the basis for creating the compiler. The application code will then be used by the compiler to create the object code. ASIPs can be used as an alternative of hardware accelerators for baseband signal processing or video coding. Traditional hardware accelerators for these applications suffer from inflexibility. It is very difficult to reuse the hardware datapath with handwritten finite-state machines (FSM). The retargetable compilers of ASIPs help the designer to update the program and reuse the datapath. Typically, the ASIP design is more or less dependent on the tool flow because designing a processor from scratch can be very complicated. One approach is to describe the processor using a high level language and then to automatically generate the ASIP's software toolset. There are some commercial tools to design ASIPs from a high-level language, for example ASIP Designer from Synopsys or Studio from Codasip. There is an open source tool as well, TTA-based co-design environment (TCE). ASIP è una tipologia di processori realizzati per risolvere uno specifico problema. Questa specializzazione del nucleo del processore permette di ottenere un compromesso tra la flessibilità fornita da una CPU general-purpose e le prestazioni di un ASIC. Alcune ASIP hanno un set di istruzioni configurabile. Solitamente i nuclei sono divisi in due parti: una parte a logica "statica" che definisce un set di istruzioni minimale ed una a logica "configurabile" che può essere usata per definire nuove istruzioni. La logica configurabile può essere programmata sia a caldo come in una FPGA che durante la creazione del chip. معالج مجموعة التعليمات محددة التطبيق (بالإنجليزية: Application-specific instruction set processor)‏ هو مكون يُستخدم في تصميمات النظام على رقاقة. يَستخدم مجموعة تعليمات مصممة لخدمة تطبيق محدد. هذا التخصيص يوفر حلًا وسطًا بين وحدة المعالجة المركزية ذات الأغراض العامة والدارات المتكاملة محددة التطبيق. بعض معالجات مجموعة التعليمات محددة التطبيق تتضمن مجموعة تعليمات قابلة للتعديل. عادة تتكون هذه المعالجات من جزأين: وحدة منطق ستاتيكية (تستخدم مجموعة تعليمات محدودة) ووحدة منطق قابلة للتعديل، يمكن استخدامها في تصميم تعليمات جديدة. يمكن تعديل وحدة المنطق القابلة للتعديل في الميدان، مثل مصفوفة البوابات المنطقية القابلة للبرمجة أو أثناء تصنيع الرقاقة. يمكن استخدام معالجات مجموعة التعليمات محددة التطبيق كمسرعات عتادية من أجل معالجة الإشارة وتكويد الفيديو. إذ تعاني المسرعات التقليدية من عدم المرونة. فيصعب إعادة استخدام ممر البيانات مع آلات الحالة المنتهية المكتوبة يدويًّا، وهنا يساعد المجمع الخاص بمعالج مجموعة التعليمات محددة التطبيق على إعادة استخدام ممر البيانات. وتوجد أدوات تجارية لتصميم معالجات مجموعة التعليمات محددة التطبيق باستخدام لغات عالية المستوى، كما تتوفر أدوات مفتوحة المصدر لهذا الغرض.
gold:hypernym
dbr:Component
prov:wasDerivedFrom
wikipedia-en:Application-specific_instruction_set_processor?oldid=1123373069&ns=0
dbo:wikiPageLength
6005
foaf:isPrimaryTopicOf
wikipedia-en:Application-specific_instruction_set_processor