This HTML5 document contains 174 embedded RDF statements represented using HTML+Microdata notation.

The embedded RDF content will be recognized by any processor of HTML5 Microdata.

Namespace Prefixes

PrefixIRI
dbpedia-dehttp://de.dbpedia.org/resource/
dctermshttp://purl.org/dc/terms/
yago-reshttp://yago-knowledge.org/resource/
dbohttp://dbpedia.org/ontology/
n22http://dbpedia.org/resource/File:
foafhttp://xmlns.com/foaf/0.1/
dbpedia-kohttp://ko.dbpedia.org/resource/
dbpedia-cahttp://ca.dbpedia.org/resource/
dbpedia-eshttp://es.dbpedia.org/resource/
n10http://dbpedia.org/resource/Data_I/
n16https://global.dbpedia.org/id/
yagohttp://dbpedia.org/class/yago/
n20http://www.atmel.com/tools/
dbthttp://dbpedia.org/resource/Template:
dbpedia-ukhttp://uk.dbpedia.org/resource/
rdfshttp://www.w3.org/2000/01/rdf-schema#
dbpedia-svhttp://sv.dbpedia.org/resource/
n23https://archive.org/details/MonolithicMemories-MMI-ProgrammableLogicHandbookOCR/
dbpedia-srhttp://sr.dbpedia.org/resource/
freebasehttp://rdf.freebase.com/ns/
dbpedia-pthttp://pt.dbpedia.org/resource/
dbpedia-plhttp://pl.dbpedia.org/resource/
n9http://commons.wikimedia.org/wiki/Special:FilePath/
n19https://archive.org/details/bipolar-lsi-1984-databook-fifth-edition/
dbpedia-fahttp://fa.dbpedia.org/resource/
rdfhttp://www.w3.org/1999/02/22-rdf-syntax-ns#
owlhttp://www.w3.org/2002/07/owl#
dbpedia-vihttp://vi.dbpedia.org/resource/
dbpedia-zhhttp://zh.dbpedia.org/resource/
wikipedia-enhttp://en.wikipedia.org/wiki/
dbphttp://dbpedia.org/property/
dbchttp://dbpedia.org/resource/Category:
provhttp://www.w3.org/ns/prov#
xsdhhttp://www.w3.org/2001/XMLSchema#
wikidatahttp://www.wikidata.org/entity/
goldhttp://purl.org/linguistics/gold/
dbrhttp://dbpedia.org/resource/
n17http://d-nb.info/gnd/

Statements

Subject Item
dbr:Programmable_Array_Logic
rdf:type
yago:ComputerCircuit103084420 yago:Instrumentality103575240 owl:Thing yago:PhysicalEntity100001930 yago:IntegratedCircuit103577090 yago:ElectricalDevice103269401 yago:WikicatIntegratedCircuits yago:Circuit103033362 yago:Artifact100021939 yago:Device103183080 yago:Whole100003553 yago:Object100002684
rdfs:label
Programmable array logic Програмовані матриці логіки Programmable Array Logic Matriu lògica programable Programmable Array Logic Programmable Array Logic 프로그래머블 어레이 논리 Arranjo lógico programável 可程式化陣列邏輯 Programmable Array Logic
rdfs:comment
Una matriu lògica programable o PAL (de l'anglès Programmable Array Logic) és un dispositiu electrònic dissenyat per l'empresa (ara adquirida per AMD) i ha estat sens dubte el circuit programable més utilitzat durant dècades. L'estructura d'una PAL, derivada de les , es basa en el fet que qualsevol funció lògica pot ser emulada per sumas de productes lògics. Un dispositiu PAL té una matriu d'entrada formada per una porta AND connectada a una sèrie de portes AND, amb les sortides connectades a un del dispositiu. La matriu de portes AND és programable i, per tant, permet efectuar el producte lògic resultant de qualsevol combinació de les entrades primàries. Програмовані матриці логіки, ПМЛ (англ. Programmable Array Logic, PAL) — найпростіші ПЛІС, що використовуються для імплементації логічних функцій в цифрові кола. Введена корпорацією в 1978 році. Основним програмованим компонентом ПМЛ є логічні матриці. Топологія забезпечує з'єднання будь-якого сигналу зі входу або ЗЗ з будь-яким кон'юнктором або диз'юнктором. Залежно від необхідних логічних функцій деякі з цих сполук розриваються, а деякі залишаються і служать для комутації сигналів. Можливість розриву забезпечується наявністю програмованого елемента (перемички) у місцях з'єднання сигнальних ліній. Залежно від технології виготовлення ПЛІС перемичка являє собою плавку металеву перемичку або елемент пам'яті. Programmable Array Logic (kurz PAL genannt) sind elektronische Halbleiterbausteine im Bereich der Digitaltechnik, die durch Programmierung eine logische Verknüpfungsstruktur der Eingangssignale zu den Ausgangssignalen erhalten. Eine alternative deutsche Bezeichnung lautete auch "programmierbare Zellenlogik". Sie wurden 1978 durch die Firma Monolithic Memories Inc. (MMI) entwickelt und in den Folgejahren produziert. PAL wurden in einer der ersten Hardwarebeschreibungssprachen PALASM programmiert.AMD brachte 1983 den PAL AMPAL22V10 (22V10) auf den Markt.Die deutsche Philips-Tochterfirma Valvo fertigte laut Datenbuch 1984 programmierbare integrierte Logik-Schaltkreise.1986 hatten die universelleren PLAs die entwicklungstechnisch älteren PALs bereits weitgehend vom Halbleitermarkt verdrängt. Programmable Array Logic (PAL) is a family of programmable logic device semiconductors used to implement logic functions in digital circuits introduced by Monolithic Memories, Inc. (MMI) in March 1978. MMI obtained a registered trademark on the term PAL for use in "Programmable Semiconductor Logic Circuits". The trademark is currently held by Lattice Semiconductor. PAL devices consisted of a small PROM (programmable read-only memory) core and additional output logic used to implement particular desired logic functions with few components. PAL (ang. Programmable Array Logic) – układ na matrycy PLD posiadający jedną część nieprogramowalną podobnie jak układ PLE, z tym że PAL posiada programowalną matrycę bramek AND. Układy te są zaliczane do grupy prostych programowalnych układów elektronicznych pierwszej generacji (SPLD). Una matriz lógica programable o PAL es un dispositivo diseñado por la empresa (ahora adquirida por AMD) y ha sido sin duda el circuito programable más utilizado durante décadas. La estructura de una PAL, derivada de las , se basa en que cualquier función lógica puede ser descrita por sumas de productos lógicos. Un dispositivo PAL tiene una matriz de entrada formada por una puerta AND conectada a una serie de puertas OR, con las salidas conectadas a un pin del dispositivo. La matriz de puertas AND es programable y, por tanto, permite efectuar el producto lógico con cualquier combinación de las entradas primarias. 可程式化陣列邏輯(英語:Programmable Array Logic, PAL),是一種以CMOS的設計技術設計的可程式邏輯裝置(PLD)。 프로그래머블 어레이 논리(Programmable Array Logic, PAL)란 용어는 1978년에 모놀리식 메모리 (주)가 소개한 디지털 회로 반도체의 논리 기능을 실행하는 데 사용된 프로그래머블 논리 소자 반도체의 종류를 기술하는 데 사용된다. 프로그래머블 어레이 논리 소자는 작은 PROM(프로그램 가능 판독 전용 메모리) 코어와 특별한 기능이 바라던 약간의 구성요소를 갖는 논리 기능을 사용하는 추가적인 출력 논리로 구성된다. 특별한 장비에서 사용되는 프로그래머블 어레이 논리 소자는 "현장 프로그래머블" (반대 "제조 프로그래머블" (hard array logic))이다. 각 프로그래머블 어레이 논리 소자는 "한번만 프로그램되며" (OTP), 이것은 초기에 프로그래밍한 후에 갱신하거나 재사용할 수 없다는 것을 뜻한다. (MMI는 하드 어레이 논리(HAL)라고 불리는 비슷한 소자를 제공하고 있으며, 제조할 때 프로그램되어 나오는 것을 제외하면 프로그래머블 게이트 논리 소자처럼 생겼다.) Um arranjo lógico programável, em inglês programmable array logic (sigla PAL), é usada para descrever uma família de dispositivos lógicos programáveis semicondutores usada para implementar funções lógicas em circuitos elétricos, criada pela Monolithic Memories, Inc. (MMI) em meados de 1978. Dispositivos PAL consistiam de um pequeno núcleo PROM e portas lógicas de saída adicionais usadas para implementar determinadas funções lógicas com poucos componentes. PAL, Programmable Array Logic, en tidig variant av programmerbar logik. PAL-kretsar började bli kommersiellt tillgängliga under 1980-talet. En PAL-krets har typiskt några tiotal ingångar och något färre utgångar. PAL bygger på att de flesta enkla logiska funktioner kan skrivas som ett antal AND-operationer följda av en OR-operation. Kretsen innehåller därför en s.k. AND-OR matris. Varje insignal finns tillgänglig i matrisen både som den är och som inverterad. Först utförs ett antal parallella AND-operationer mellan valfria ingångsvärden eller deras inverser. AND-operationerna utförs i diodlogik.
owl:differentFrom
dbr:Programmable_logic_array dbr:PLA_(disambiguation)
foaf:depiction
n9:Programmable_Logic_Device.svg n9:22V10_Block_Diagram.jpg n9:ROCKY-518HV_-_AMD_Palce_16V8H-25JC-2379.jpg n9:MMI_PAL_16R6.jpg n9:PALASM_Design.jpg n9:PAL_Block_Diagram.jpg n9:AMD_22V10_Macrocell.jpg n9:AMD_PAL_22V10.jpg
dcterms:subject
dbc:Gate_arrays dbc:Electronic_design_automation
dbo:wikiPageID
578693
dbo:wikiPageRevisionID
1122701118
dbo:wikiPageWikiLink
dbr:National_Semiconductor dbr:Digital_Equipment_Corporation dbr:JEDEC dbr:Hard_array_logic dbr:Combinational_logic dbr:Hewlett-Packard dbr:Medium-scale_integration dbr:Multiplexers dbr:AMD n10:O_Corporation dbr:H._T._Chua dbr:Advanced_Boolean_Expression_Language dbr:EPROM dbr:PDP-11 dbr:Advanced_Micro_Devices dbr:Erasable_programmable_logic_device dbr:HP_2100 dbr:Pin_compatibility dbr:Xilinx dbr:MDS800 dbc:Gate_arrays dbr:Computer_Automation n22:AMD_PAL_22V10.jpg dbr:Transistor-transistor_logic dbr:Disjunctive_normal_form dbr:Hardware_description_language dbr:John_Birkner dbr:EEPROM dbr:Actel dbr:Tracy_Kidder dbr:Programmable_logic_array dbr:Programmable_logic_device dbr:Walter_Bright dbr:Altera dbr:Cypress_Semiconductor n22:ROCKY-518HV_-_AMD_Palce_16V8H-25JC-2379.jpg dbr:Electronic_design_automation dbr:Intel dbr:Data_General_Nova dbr:Monolithic_Memories n22:Programmable_Logic_Device.svg dbr:Computer-aided_design dbr:Atmel dbr:Altium dbr:Small-scale_integration dbr:One-time_programmable dbr:CMOS dbc:Electronic_design_automation dbr:Verilog dbr:C_(programming_language) dbr:Hexadecimal dbr:Minicomputers dbr:Output_logic_macrocell n22:PALASM_Design.jpg dbr:Computer-assisted_design dbr:Second_source dbr:The_Soul_of_a_New_Machine dbr:AND_gate dbr:PALASM dbr:Texas_Instruments dbr:Signetics dbr:Logic dbr:Electrical_network dbr:Sams_Publishing dbr:NAND_gate dbr:QuickLogic_Corp. dbr:NOR_gate dbr:NOT_gate dbr:Thou_(unit_of_length) dbr:Dual_in-line_package n22:MMI_PAL_16R6.jpg dbr:7400_series dbr:Complex_programmable_logic_device dbr:Flip-flop_(electronics) dbr:Field_programmable_logic_array dbr:Programmable_read-only_memory dbr:Field-programmable_gate_array dbr:Lattice_Semiconductor dbr:ASCII dbr:OR_gate dbr:Generic_array_logic
dbo:wikiPageExternalLink
n19: n20:WINCUPL.aspx n23:
owl:sameAs
wikidata:Q1378651 dbpedia-es:Programmable_Array_Logic dbpedia-ca:Matriu_lògica_programable dbpedia-vi:Programmable_Array_Logic n16:NuDu n17:4257519-9 dbpedia-sv:Programmable_array_logic dbpedia-ko:프로그래머블_어레이_논리 freebase:m.02rzkl dbpedia-de:Programmable_Array_Logic dbpedia-pl:Programmable_Array_Logic dbpedia-uk:Програмовані_матриці_логіки yago-res:Programmable_Array_Logic dbpedia-sr:Програмабилна_логика_поља dbpedia-fa:منطق_آرایه‌ای_قابل‌برنامه‌ریزی dbpedia-zh:可程式化陣列邏輯 dbpedia-pt:Arranjo_lógico_programável
dbp:wikiPageUsesTemplate
dbt:ISBN dbt:Reflist dbt:Fact dbt:When%3F dbt:Authority_control dbt:Digital_electronics dbt:Rp dbt:Distinguish dbt:! dbt:Merge_to dbt:Commons_category dbt:Programmable_Logic
dbo:thumbnail
n9:MMI_PAL_16R6.jpg?width=300
dbo:abstract
Um arranjo lógico programável, em inglês programmable array logic (sigla PAL), é usada para descrever uma família de dispositivos lógicos programáveis semicondutores usada para implementar funções lógicas em circuitos elétricos, criada pela Monolithic Memories, Inc. (MMI) em meados de 1978. Dispositivos PAL consistiam de um pequeno núcleo PROM e portas lógicas de saída adicionais usadas para implementar determinadas funções lógicas com poucos componentes. 可程式化陣列邏輯(英語:Programmable Array Logic, PAL),是一種以CMOS的設計技術設計的可程式邏輯裝置(PLD)。 Programmable Array Logic (kurz PAL genannt) sind elektronische Halbleiterbausteine im Bereich der Digitaltechnik, die durch Programmierung eine logische Verknüpfungsstruktur der Eingangssignale zu den Ausgangssignalen erhalten. Eine alternative deutsche Bezeichnung lautete auch "programmierbare Zellenlogik". Sie wurden 1978 durch die Firma Monolithic Memories Inc. (MMI) entwickelt und in den Folgejahren produziert. PAL wurden in einer der ersten Hardwarebeschreibungssprachen PALASM programmiert.AMD brachte 1983 den PAL AMPAL22V10 (22V10) auf den Markt.Die deutsche Philips-Tochterfirma Valvo fertigte laut Datenbuch 1984 programmierbare integrierte Logik-Schaltkreise.1986 hatten die universelleren PLAs die entwicklungstechnisch älteren PALs bereits weitgehend vom Halbleitermarkt verdrängt. PAL, Programmable Array Logic, en tidig variant av programmerbar logik. PAL-kretsar började bli kommersiellt tillgängliga under 1980-talet. En PAL-krets har typiskt några tiotal ingångar och något färre utgångar. PAL bygger på att de flesta enkla logiska funktioner kan skrivas som ett antal AND-operationer följda av en OR-operation. Kretsen innehåller därför en s.k. AND-OR matris. Varje insignal finns tillgänglig i matrisen både som den är och som inverterad. Först utförs ett antal parallella AND-operationer mellan valfria ingångsvärden eller deras inverser. AND-operationerna utförs i diodlogik. PAL-kretsar programmeras genom att man rent fysiskt bränner sönder de förbindelser (dioder) man inte ville ha med hjälp av ström (övriga komponenter och ledningar tålde högre ström än förbindelserna). OR-operationerna utförs av mångingångas OR-grindar som har AND-operationens utsignaler som insignaler. Antalet ingångar i OR-grindarna begränsar hur komplicerade nät man kan bygga. Icke använda OR-ingångar sätts till värdet falsk (0). PAL följdes av PLA, Programmable Logic Array, som är något mindre generell i fråga om vilka insignalkombinationer som är möjliga än PAL, men betydligt billigare. Senare kom även PAL/PLA med minnen (D-vippor) på utgångarna vilket gjorde det möjligt att konstruera till exempel räknare. Nuförtiden har PAL/PLA ofta ersatts av PGA/FPGA, Enchipsdatorer eller ASIC. Una matriu lògica programable o PAL (de l'anglès Programmable Array Logic) és un dispositiu electrònic dissenyat per l'empresa (ara adquirida per AMD) i ha estat sens dubte el circuit programable més utilitzat durant dècades. L'estructura d'una PAL, derivada de les , es basa en el fet que qualsevol funció lògica pot ser emulada per sumas de productes lògics. Un dispositiu PAL té una matriu d'entrada formada per una porta AND connectada a una sèrie de portes AND, amb les sortides connectades a un del dispositiu. La matriu de portes AND és programable i, per tant, permet efectuar el producte lògic resultant de qualsevol combinació de les entrades primàries. Una matriz lógica programable o PAL es un dispositivo diseñado por la empresa (ahora adquirida por AMD) y ha sido sin duda el circuito programable más utilizado durante décadas. La estructura de una PAL, derivada de las , se basa en que cualquier función lógica puede ser descrita por sumas de productos lógicos. Un dispositivo PAL tiene una matriz de entrada formada por una puerta AND conectada a una serie de puertas OR, con las salidas conectadas a un pin del dispositivo. La matriz de puertas AND es programable y, por tanto, permite efectuar el producto lógico con cualquier combinación de las entradas primarias. Програмовані матриці логіки, ПМЛ (англ. Programmable Array Logic, PAL) — найпростіші ПЛІС, що використовуються для імплементації логічних функцій в цифрові кола. Введена корпорацією в 1978 році. Основним програмованим компонентом ПМЛ є логічні матриці. Топологія забезпечує з'єднання будь-якого сигналу зі входу або ЗЗ з будь-яким кон'юнктором або диз'юнктором. Залежно від необхідних логічних функцій деякі з цих сполук розриваються, а деякі залишаються і служать для комутації сигналів. Можливість розриву забезпечується наявністю програмованого елемента (перемички) у місцях з'єднання сигнальних ліній. Залежно від технології виготовлення ПЛІС перемичка являє собою плавку металеву перемичку або елемент пам'яті. ПМЛ має n парафазних входів а1, а2, …, an, матрицю І, матрицю АБО, m вихідних буферів та кола зворотного зв'язку. Матриця І програмована і дозволяє отримати на своїх виходах будь-які елементарні кон'юнкції змінних а1, а2, …, an. Виходи матриці І з'єднані із входами матриці АБО, яка створює диз'юнкції елементарних кон'юнкцій, сформованих матрицею І. Виходи матриці І називаються проміжними шинами (product terms) або термами (terms). На відзнаку від програмованих логічних матриць (ПЛМ або PLA) у ПМЛ матриця АБО має фіксовану настройку, за якої кожна проміжна шина матриці І з'єднана тільки з одним виходом. Це дозволяє реалізувати матрицю АБО у вигляді сукупності q-входових диз'юнкторів. Вихідні буфери являють собою програмовані макрокомірки МК, які й визначають архітектуру ПМЛ. Макрокомірки можуть складатися з вихідного інвертора з трьома станами (0, 1 і z-стан), тригерів різного типу. Programmable Array Logic (PAL) is a family of programmable logic device semiconductors used to implement logic functions in digital circuits introduced by Monolithic Memories, Inc. (MMI) in March 1978. MMI obtained a registered trademark on the term PAL for use in "Programmable Semiconductor Logic Circuits". The trademark is currently held by Lattice Semiconductor. PAL devices consisted of a small PROM (programmable read-only memory) core and additional output logic used to implement particular desired logic functions with few components. Using specialized machines, PAL devices were "field-programmable". PALs were available in several variants: * "One-time programmable" (OTP) devices could not be updated and reused after initial programming (MMI also offered a similar family called HAL, or "hard array logic", which were like PAL devices except that they were mask-programmed at the factory.). * UV erasable versions (e.g.: PALCxxxxx e.g.: PALC22V10) had a quartz window over the chip die and could be erased for re-use with an ultraviolet light source just like an EPROM. * Later versions (PALCExxx e.g.: PALCE22V10) were flash erasable devices. In most applications, electrically-erasable GALs are now deployed as pin-compatible direct replacements for one-time programmable PALs. 프로그래머블 어레이 논리(Programmable Array Logic, PAL)란 용어는 1978년에 모놀리식 메모리 (주)가 소개한 디지털 회로 반도체의 논리 기능을 실행하는 데 사용된 프로그래머블 논리 소자 반도체의 종류를 기술하는 데 사용된다. 프로그래머블 어레이 논리 소자는 작은 PROM(프로그램 가능 판독 전용 메모리) 코어와 특별한 기능이 바라던 약간의 구성요소를 갖는 논리 기능을 사용하는 추가적인 출력 논리로 구성된다. 특별한 장비에서 사용되는 프로그래머블 어레이 논리 소자는 "현장 프로그래머블" (반대 "제조 프로그래머블" (hard array logic))이다. 각 프로그래머블 어레이 논리 소자는 "한번만 프로그램되며" (OTP), 이것은 초기에 프로그래밍한 후에 갱신하거나 재사용할 수 없다는 것을 뜻한다. (MMI는 하드 어레이 논리(HAL)라고 불리는 비슷한 소자를 제공하고 있으며, 제조할 때 프로그램되어 나오는 것을 제외하면 프로그래머블 게이트 논리 소자처럼 생겼다.) PAL (ang. Programmable Array Logic) – układ na matrycy PLD posiadający jedną część nieprogramowalną podobnie jak układ PLE, z tym że PAL posiada programowalną matrycę bramek AND. Układy te są zaliczane do grupy prostych programowalnych układów elektronicznych pierwszej generacji (SPLD).
gold:hypernym
dbr:Family
prov:wasDerivedFrom
wikipedia-en:Programmable_Array_Logic?oldid=1122701118&ns=0
dbo:wikiPageLength
19991
foaf:isPrimaryTopicOf
wikipedia-en:Programmable_Array_Logic