This HTML5 document contains 184 embedded RDF statements represented using HTML+Microdata notation.

The embedded RDF content will be recognized by any processor of HTML5 Microdata.

Namespace Prefixes

PrefixIRI
dbthttp://dbpedia.org/resource/Template:
dbpedia-elhttp://el.dbpedia.org/resource/
dbpedia-svhttp://sv.dbpedia.org/resource/
wikipedia-enhttp://en.wikipedia.org/wiki/
dbpedia-fihttp://fi.dbpedia.org/resource/
dbrhttp://dbpedia.org/resource/
dbpedia-arhttp://ar.dbpedia.org/resource/
dbpedia-ethttp://et.dbpedia.org/resource/
n21http://commons.wikimedia.org/wiki/Special:FilePath/
dbpedia-frhttp://fr.dbpedia.org/resource/
n18http://dbpedia.org/resource/PS/
dctermshttp://purl.org/dc/terms/
dbpedia-cshttp://cs.dbpedia.org/resource/
rdfshttp://www.w3.org/2000/01/rdf-schema#
rdfhttp://www.w3.org/1999/02/22-rdf-syntax-ns#
n8http://dbpedia.org/resource/File:
dbphttp://dbpedia.org/property/
dbpedia-eohttp://eo.dbpedia.org/resource/
xsdhhttp://www.w3.org/2001/XMLSchema#
dbpedia-ukhttp://uk.dbpedia.org/resource/
dbohttp://dbpedia.org/ontology/
dbpedia-srhttp://sr.dbpedia.org/resource/
dbpedia-vihttp://vi.dbpedia.org/resource/
dbpedia-pthttp://pt.dbpedia.org/resource/
dbpedia-skhttp://sk.dbpedia.org/resource/
dbchttp://dbpedia.org/resource/Category:
dbpedia-dehttp://de.dbpedia.org/resource/
dbpedia-plhttp://pl.dbpedia.org/resource/
yagohttp://dbpedia.org/class/yago/
dbpedia-ruhttp://ru.dbpedia.org/resource/
wikidatahttp://www.wikidata.org/entity/
dbpedia-nlhttp://nl.dbpedia.org/resource/
goldhttp://purl.org/linguistics/gold/
yago-reshttp://yago-knowledge.org/resource/
n24https://global.dbpedia.org/id/
dbpedia-ithttp://it.dbpedia.org/resource/
dbpedia-cahttp://ca.dbpedia.org/resource/
n43http://dbpedia.org/resource/Super_I/
provhttp://www.w3.org/ns/prov#
foafhttp://xmlns.com/foaf/0.1/
dbpedia-simplehttp://simple.dbpedia.org/resource/
dbpedia-zhhttp://zh.dbpedia.org/resource/
n14http://www.informit.com/articles/
dbpedia-kohttp://ko.dbpedia.org/resource/
dbpedia-fahttp://fa.dbpedia.org/resource/
n19http://dbpedia.org/resource/I/
dbpedia-eshttp://es.dbpedia.org/resource/
freebasehttp://rdf.freebase.com/ns/
owlhttp://www.w3.org/2002/07/owl#

Statements

Subject Item
dbr:Southbridge_(computing)
rdf:type
yago:Device103183080 yago:Circuit103033362 yago:PhysicalEntity100001930 dbo:Food yago:IntegratedCircuit103577090 yago:ElectricalDevice103269401 yago:Artifact100021939 yago:Instrumentality103575240 yago:Object100002684 yago:ComputerCircuit103084420 yago:WikicatIntegratedCircuits yago:Whole100003553
rdfs:label
Southbridge 사우스브리지 Sydbrygga Південний міст (комп'ютер) Mostek południowy Southbridge Southbridge 南桥 SouthBridge Southbridge Южный мост (компьютер) Suda ponto Southbridge Southbridge Southbridge (computing) جسر جنوبي (حاسوب) Southbridge (informatique) Puente sur
rdfs:comment
南桥(英語:Southbridge)是基于个人电脑主板芯片组架構中的其中一枚芯片。南桥设计用来处理低速信号,通过北桥与中央處理器联系。各晶片組廠商的南桥名稱都有所不同,例如英特爾稱之為I/O路徑控制器(ICH)或平台路徑控制器(PCH),NVIDIA的稱為MCP,ATI的稱為IXP/SB,AMD用FCH(Fusion Control Hub)代表AMD APU/AMD Ryzen/AMD EPYC的南橋晶片。 南橋包含大多數周邊設備介面、多媒體控制器和通訊介面功能。例如PCI/低速PCIe(如PCIe x1)控制器、ATA/SATA控制器、USB控制器、網路控制器、音效控制器。 中高階的南橋可以提供「Fake RAID」功能。英特爾的ICHxR系列南橋支援英特尔快速存储技术。 Южный мост (англ. Southbridge) — функциональный контроллер, также известен как контроллер-концентратор ввода-вывода (от англ. I/O Controller Hub, ICH). Обычно это одна микросхема, которая связывает «медленные» (по сравнению со связкой «Центральный процессор-ОЗУ») взаимодействия (например, Low Pin Count, Super I/O или разъёмы шин для подключения периферийных устройств) на материнской плате с ЦПУ через северный мост, который обычно подключён напрямую к центральному процессору компьютера. El Southbridge o puente sur, también conocido como Concentrador de Controladores de Entrada/Salida (I/O Controller Hub, ICH), es un circuito integrado que se encarga de coordinar los diferentes dispositivos de entrada y salida y algunas otras funcionalidades de baja velocidad dentro de la tarjeta madre. El southbridge no está conectado a la CPU y se comunica con ella indirectamente a través del northbridge - Puente Norte. La funcionalidad encontrada en los southbridges actuales incluye soporte para: ejemplos: Mostek południowy (ang. southbridge) – element współczesnych chipsetów, realizujący połączenie procesora do wolniejszej części wyposażenia mikrokomputera: * napędów dysków twardych (złącza IDE/ATA/SATA/ATAPI) * magistral ISA, PCI * sterownika przerwań * sterownika DMA * nieulotnej pamięci BIOS * modułu zegara czasu rzeczywistego Opcjonalnie mostek południowy może obsługiwać również: * magistralę FireWire * magistralę USB * złącze do sterownika RAID * złącze Ethernet SouthBridge és la part del joc de xips que controla el sistema d'entrada/eixida de dades, el bus d'IDE i en conseqüència, als dispositius d'emmagatzemament, l'àudio i altres busos, com el Bus sèrie universal, el ISA, el port sèrie, el port paral·lel, etc. El seu nom es deu al fet que la seua localització habitual és a la zona sur del conjunt Chipset en la placa mare. Le southbridge est l’une des deux puces du chipset d’une carte mère dont l’autre puce est le northbridge. Південний міст (від англ. Southbridge) (функціональний контролер) — контролер-концентратор введення-виведення (від англ. I/O Controller Hub, ICH). Зазвичай це одна мікросхема, яка пов'язує «Повільні» (порівняно зі зв'язкою «Центральний процесор-ОЗП») взаємодії (наприклад, Low Pin Count, Super I/O або роз'єми шин для підключення периферійних пристроїв) на материнській платі з ЦПУ через Північний міст, який, на відміну від Південного, зазвичай підключений безпосередньо до центрального процесора. The southbridge is one of the two chips in the core logic chipset on a personal computer (PC) motherboard, the other being the northbridge. The southbridge typically implements the slower capabilities of the motherboard in a northbridge/southbridge chipset computer architecture. In systems with Intel chipsets, the southbridge is named I/O Controller Hub (ICH), while AMD has named its southbridge Fusion Controller Hub (FCH) since the introduction of its Fusion AMD Accelerated Processing Unit (APU) while moving the functions of the Northbridge onto the CPU die, hence making it similar in function to the Platform hub controller. Southbridge (jižní můstek) je také znám jako vstupně-výstupní řadič (I/O Controller Hub). Čip realizuje pomalejší funkce základní desky v počítačové architektuře se severním a jižním můstkem. Jižní můstek odlišíme od severního snadno tak, že není přímo spojen s procesorem. Severní můstek realizuje spojení jižního můstku a procesoru. Inom datorteknik är en sydbrygga ett chip som sköter kommunikation med periferikomponenter på ett moderkort för persondatorer (av modernare snitt). Det gäller framförallt PCI-buss och hårddisk, men även till exempel USB, printerportar och ev. RS-232-portar. جسر جنوبي (بالإنجليزية: Southbridge)‏ ويعرف أيضا باسم I/O Controller Hub ICH و Platform Controller Hub PCH في شركة إنتل (لكن تستخدم شركات إيه أم دي و و اسم Southbridge). وهي رقاقة من مجموعة شرائح تتحكم بمكونات لوحة أم الأبطأ من غيرها (مثل ناقل متسلسل عام). ويمكن تمييزه في لوحة الأم عن بعدم تواصله مباشرة مع وحدة المعالجة المركزية فهو يتواصل مع الجسر الشمالي والجسر الشمالي يتواصل مع وحدة المعالجة المركزية. Die Southbridge ist eine Hardwarekomponente einer PC-Hauptplatine (auch Motherboard oder Mainboard genannt). Es handelt sich um einen Integrierten Schaltkreis zur Datenverteilung. Die Southbridge befindet sich nahe an den PCI-Steckplätzen, um auf möglichst kurzem Weg eine elektrische Verbindung herzustellen. Sie ist neben der Northbridge ein wichtiger Bestandteil des Mainboards. Die beiden Schaltkreise werden auch als Chipsatz bezeichnet. ( 다른 뜻에 대해서는 사우스브리지 (매사추세츠주) 문서를 참고하십시오.) 사우스브리지(Southbridge)는 개인용 컴퓨터(PC)의 코어 논리 칩셋 내의 두 칩들 가운데 하나이며, 다른 하나는 노스브리지이다. 컴퓨터에 부착된 각각의 장치와의 입출력을 담당한다. 인텔 칩셋을 갖춘 시스템에서는 입출력 컨트롤러 허브(I/O Controller Hub, ICH)라고 부르며, AMD의 경우 (AMD 퓨전 도입 이후) 퓨전 컨트롤러 허브(Fusion Controller Hub)로 부른다. 예를 들어, 마우스를 움직이면 사우스브리지에 그 정보가 전달되며 사우스브리지는 그 정보를 노스브리지로 보내고 다시 노스브리지는 메모리로 보낸다. 그 뒤 CPU는 메모리의 정보를 받아 연산을 하며, 이 연산된 정보를 노스브리지를 통해 그래픽 카드로 내보내고 그래픽 카드는 다시 모니터로 보내 출력하게 된다. 일반적으로 사우스브리지의 위치는 PCI 슬롯 쪽에 위치해 있다. 초기에는 발열이 그다지 높지 않아 방열판등의 별도의 냉각장치가 존재하지 않았으나, 입/출력 속도가 발달함에 따라 방열판등의 별도의 냉각장치가 필요하게 되었다. Suda ponto - estas kromnomo de ico muntata en ĉeftabulon kaj konsistanta el universala en-el-kontrolilo. La ico estas dua parto de ĉefĉiparo projektita laŭ haba arkitekturo. Suda ponto realigas kunlaboron de diskaj interfacoj , seriaj kaj paralelaj interfacoj, busoj ka.Por kunligi sudan kaj nordan ponton estas uzataj apartaj busoj, ekz: MuTIOL, , HI 2.0, HyperTransport. De southbridge verzorgde de communicatie met de relatief tragere componenten van de pc: de harde schijven, diskettestations, toetsenbord, USB en de andere PCI-sleuven (Engels: slots) naast de AGP en PCI-Express (ook wel PCI-e). De southbridge vormde samen met de northbridge de chipset op het moederbord. Sinds de introductie van de Sandy Bridge processoren in 2011, is de northbridge in de SoC van de CPU geïntegreerd. Sinds de introductie van chipsets in 2008, is de southbridge door Intel vervangen door de (PCH). Tot de functionaliteit van een southbridge anno 2005 behoorde: Το southbridge, (επίσης γνωστό και ως - Input/Output Controler Hub στα συστήματα της Intel) είναι το τσιπ το οποίο υλοποιεί τις πιο «αργές» λειτουργίες της μητρικής πλακέτας (σε αρχιτεκτονική υπολογιστών βασισμένων σε τσίπσετ northbridge/southbridge). Το southbridge συνήθως δεν συνδέεται απευθείας με την ΚΜΕ. Αντιθέτως, επικοινωνεί με αυτήν μέσω του northbridge. Επίσης μπορεί να συνδέει τα σήματα από τις συσκευές εισόδου/εξόδου απευθείας με τον επεξεργαστή, μέσω ενός ολοκληρωμένου κυκλώματος ελέγχου των διαύλων, για την πρόσβαση και τον έλεγχο των δεδομένων. O southbridge (em português: ponte sul), também conhecido como I/O Controller Hub em sistemas Intel (AMD, VIA, SiS e outros geralmente usam southbridge), é um chip que implementa as capacidades mais "lentas" da placa-mãe numa arquitetura de chipset northbridge/southbridge. O southbridge pode ser geralmente diferenciado do northbridge por não estar diretamente conectado à UCP. Em vez disso, o northbridge liga o southbridge à UCP. Southbridge (chiamato anche ICH da I/O Controller Hub), è un chip, che è parte del chipset, che implementa le capacità più "lente" di una scheda madre, come il collegamento con i bus PCI e USB, i canali ATA, le porte seriali e parallele, il floppy disk e tutti i dispositivi esterni, in un'architettura basata su un chipset northbrige/southbridge. Generalmente il southbridge è legato alla CPU tramite il northbridge, il quale invece dialoga direttamente con il processore e la memoria RAM.
foaf:depiction
n21:IBM_ThinkPad_T42_Motherboard.jpg n21:Motherboard_diagram.svg n21:Chipset_schematic.svg
dcterms:subject
dbc:IBM_PC_compatibles dbc:Chipsets
dbo:wikiPageID
514041
dbo:wikiPageRevisionID
1122974956
dbo:wikiPageWikiLink
dbr:UMI_AMD n8:Motherboard_diagram.svg dbr:Equator dbr:Hard_drives dbr:Die_(integrated_circuit) dbr:Intel_5_Series dbr:Direct_Media_Interface dbr:AMD_Accelerated_Processing_Unit dbr:AMD_Ryzen dbc:IBM_PC_compatibles dbr:AMD dbr:UEFI dbr:Advanced_Configuration_and_Power_Interface n18:2_port dbr:PCI_bus dbr:BIOS dbr:Serial_ATA n8:Chipset_schematic.svg dbr:Memory_controller n19:O_Controller_Hub dbr:Programmable_interval_timer dbr:Serial_Peripheral_Interface dbr:Parallel_ATA dbr:Ethernet dbr:M.2 dbr:Low_Pin_Count dbr:Firmware dbr:Programmable_interrupt_controller dbr:Real-time_clock dbr:Motherboard dbr:Personal_computer dbr:Conventional_PCI dbr:Central_processing_unit dbr:SMBus dbr:CPU_cache dbr:Nonvolatile_BIOS_memory dbr:SSDs dbr:AC'97 dbr:Intel dbr:Industry_Standard_Architecture dbr:Flash_memory dbr:Direct_memory_access n19:O_APIC dbr:Fusion_controller_hub dbr:Intel_HD_Audio dbr:RAID dbr:SATA dbr:Fusion_Controller_Hub dbr:Main_memory dbr:Wi-Fi dbr:Sandy_Bridge dbr:PCI_Express dbr:PCI-X dbr:Non-volatile dbr:NVMe dbr:8237 dbr:Chipset dbr:Northbridge_(computing) dbr:Thunderbolt dbr:System_on_a_chip dbr:Platform_Controller_Hub dbr:USB dbr:Out-of-band_management n8:IBM_ThinkPad_T42_Motherboard.jpg dbc:Chipsets n43:O dbr:Chiplet dbr:AMD_Fusion dbr:Advanced_Power_Management dbr:High_Precision_Event_Timer dbr:Mass_storage
dbo:wikiPageExternalLink
n14:article.aspx%3Fp=339936%7C
owl:sameAs
yago-res:Southbridge_(computing) dbpedia-sr:Јужни_мост freebase:m.02kc10 dbpedia-fr:Southbridge_(informatique) dbpedia-ru:Южный_мост_(компьютер) dbpedia-pl:Mostek_południowy dbpedia-zh:南桥 n24:4mgbf dbpedia-ar:جسر_جنوبي_(حاسوب) dbpedia-fa:پل_جنوبی dbpedia-vi:Chip_cầu_nam dbpedia-sk:Southbridge dbpedia-simple:Southbridge_(computing) dbpedia-de:Southbridge dbpedia-ca:SouthBridge dbpedia-et:Lõunasild dbpedia-el:Southbridge dbpedia-es:Puente_sur wikidata:Q585208 dbpedia-uk:Південний_міст_(комп'ютер) dbpedia-eo:Suda_ponto dbpedia-pt:Southbridge dbpedia-fi:Eteläsilta dbpedia-cs:Southbridge dbpedia-it:Southbridge dbpedia-nl:Southbridge dbpedia-ko:사우스브리지 dbpedia-sv:Sydbrygga
dbp:wikiPageUsesTemplate
dbt:Cite_web dbt:Short_description dbt:Explain dbt:Reflist
dbo:thumbnail
n21:Chipset_schematic.svg?width=300
dbp:date
October 2018
dbp:reason
What push for SoC processors? Explain the context.
dbo:abstract
Southbridge (jižní můstek) je také znám jako vstupně-výstupní řadič (I/O Controller Hub). Čip realizuje pomalejší funkce základní desky v počítačové architektuře se severním a jižním můstkem. Jižní můstek odlišíme od severního snadno tak, že není přímo spojen s procesorem. Severní můstek realizuje spojení jižního můstku a procesoru. Южный мост (англ. Southbridge) — функциональный контроллер, также известен как контроллер-концентратор ввода-вывода (от англ. I/O Controller Hub, ICH). Обычно это одна микросхема, которая связывает «медленные» (по сравнению со связкой «Центральный процессор-ОЗУ») взаимодействия (например, Low Pin Count, Super I/O или разъёмы шин для подключения периферийных устройств) на материнской плате с ЦПУ через северный мост, который обычно подключён напрямую к центральному процессору компьютера. 南桥(英語:Southbridge)是基于个人电脑主板芯片组架構中的其中一枚芯片。南桥设计用来处理低速信号,通过北桥与中央處理器联系。各晶片組廠商的南桥名稱都有所不同,例如英特爾稱之為I/O路徑控制器(ICH)或平台路徑控制器(PCH),NVIDIA的稱為MCP,ATI的稱為IXP/SB,AMD用FCH(Fusion Control Hub)代表AMD APU/AMD Ryzen/AMD EPYC的南橋晶片。 南橋包含大多數周邊設備介面、多媒體控制器和通訊介面功能。例如PCI/低速PCIe(如PCIe x1)控制器、ATA/SATA控制器、USB控制器、網路控制器、音效控制器。 中高階的南橋可以提供「Fake RAID」功能。英特爾的ICHxR系列南橋支援英特尔快速存储技术。 ( 다른 뜻에 대해서는 사우스브리지 (매사추세츠주) 문서를 참고하십시오.) 사우스브리지(Southbridge)는 개인용 컴퓨터(PC)의 코어 논리 칩셋 내의 두 칩들 가운데 하나이며, 다른 하나는 노스브리지이다. 컴퓨터에 부착된 각각의 장치와의 입출력을 담당한다. 인텔 칩셋을 갖춘 시스템에서는 입출력 컨트롤러 허브(I/O Controller Hub, ICH)라고 부르며, AMD의 경우 (AMD 퓨전 도입 이후) 퓨전 컨트롤러 허브(Fusion Controller Hub)로 부른다. 예를 들어, 마우스를 움직이면 사우스브리지에 그 정보가 전달되며 사우스브리지는 그 정보를 노스브리지로 보내고 다시 노스브리지는 메모리로 보낸다. 그 뒤 CPU는 메모리의 정보를 받아 연산을 하며, 이 연산된 정보를 노스브리지를 통해 그래픽 카드로 내보내고 그래픽 카드는 다시 모니터로 보내 출력하게 된다. 일반적으로 사우스브리지의 위치는 PCI 슬롯 쪽에 위치해 있다. 초기에는 발열이 그다지 높지 않아 방열판등의 별도의 냉각장치가 존재하지 않았으나, 입/출력 속도가 발달함에 따라 방열판등의 별도의 냉각장치가 필요하게 되었다. Suda ponto - estas kromnomo de ico muntata en ĉeftabulon kaj konsistanta el universala en-el-kontrolilo. La ico estas dua parto de ĉefĉiparo projektita laŭ haba arkitekturo. Suda ponto realigas kunlaboron de diskaj interfacoj , seriaj kaj paralelaj interfacoj, busoj ka.Por kunligi sudan kaj nordan ponton estas uzataj apartaj busoj, ekz: MuTIOL, , HI 2.0, HyperTransport. Το southbridge, (επίσης γνωστό και ως - Input/Output Controler Hub στα συστήματα της Intel) είναι το τσιπ το οποίο υλοποιεί τις πιο «αργές» λειτουργίες της μητρικής πλακέτας (σε αρχιτεκτονική υπολογιστών βασισμένων σε τσίπσετ northbridge/southbridge). Το southbridge συνήθως δεν συνδέεται απευθείας με την ΚΜΕ. Αντιθέτως, επικοινωνεί με αυτήν μέσω του northbridge. Επίσης μπορεί να συνδέει τα σήματα από τις συσκευές εισόδου/εξόδου απευθείας με τον επεξεργαστή, μέσω ενός ολοκληρωμένου κυκλώματος ελέγχου των διαύλων, για την πρόσβαση και τον έλεγχο των δεδομένων. Inom datorteknik är en sydbrygga ett chip som sköter kommunikation med periferikomponenter på ett moderkort för persondatorer (av modernare snitt). Det gäller framförallt PCI-buss och hårddisk, men även till exempel USB, printerportar och ev. RS-232-portar. Die Southbridge ist eine Hardwarekomponente einer PC-Hauptplatine (auch Motherboard oder Mainboard genannt). Es handelt sich um einen Integrierten Schaltkreis zur Datenverteilung. Die Southbridge befindet sich nahe an den PCI-Steckplätzen, um auf möglichst kurzem Weg eine elektrische Verbindung herzustellen. Sie ist neben der Northbridge ein wichtiger Bestandteil des Mainboards. Die beiden Schaltkreise werden auch als Chipsatz bezeichnet. Le southbridge est l’une des deux puces du chipset d’une carte mère dont l’autre puce est le northbridge. O southbridge (em português: ponte sul), também conhecido como I/O Controller Hub em sistemas Intel (AMD, VIA, SiS e outros geralmente usam southbridge), é um chip que implementa as capacidades mais "lentas" da placa-mãe numa arquitetura de chipset northbridge/southbridge. O southbridge pode ser geralmente diferenciado do northbridge por não estar diretamente conectado à UCP. Em vez disso, o northbridge liga o southbridge à UCP. Southbridge (chiamato anche ICH da I/O Controller Hub), è un chip, che è parte del chipset, che implementa le capacità più "lente" di una scheda madre, come il collegamento con i bus PCI e USB, i canali ATA, le porte seriali e parallele, il floppy disk e tutti i dispositivi esterni, in un'architettura basata su un chipset northbrige/southbridge. Generalmente il southbridge è legato alla CPU tramite il northbridge, il quale invece dialoga direttamente con il processore e la memoria RAM. جسر جنوبي (بالإنجليزية: Southbridge)‏ ويعرف أيضا باسم I/O Controller Hub ICH و Platform Controller Hub PCH في شركة إنتل (لكن تستخدم شركات إيه أم دي و و اسم Southbridge). وهي رقاقة من مجموعة شرائح تتحكم بمكونات لوحة أم الأبطأ من غيرها (مثل ناقل متسلسل عام). ويمكن تمييزه في لوحة الأم عن بعدم تواصله مباشرة مع وحدة المعالجة المركزية فهو يتواصل مع الجسر الشمالي والجسر الشمالي يتواصل مع وحدة المعالجة المركزية. The southbridge is one of the two chips in the core logic chipset on a personal computer (PC) motherboard, the other being the northbridge. The southbridge typically implements the slower capabilities of the motherboard in a northbridge/southbridge chipset computer architecture. In systems with Intel chipsets, the southbridge is named I/O Controller Hub (ICH), while AMD has named its southbridge Fusion Controller Hub (FCH) since the introduction of its Fusion AMD Accelerated Processing Unit (APU) while moving the functions of the Northbridge onto the CPU die, hence making it similar in function to the Platform hub controller. The southbridge can usually be distinguished from the northbridge by not being directly connected to the CPU. Rather, the northbridge ties the southbridge to the CPU. Through the use of controller integrated channel circuitry, the northbridge can directly link signals from the I/O units to the CPU for data control and access. Mostek południowy (ang. southbridge) – element współczesnych chipsetów, realizujący połączenie procesora do wolniejszej części wyposażenia mikrokomputera: * napędów dysków twardych (złącza IDE/ATA/SATA/ATAPI) * magistral ISA, PCI * sterownika przerwań * sterownika DMA * nieulotnej pamięci BIOS * modułu zegara czasu rzeczywistego Opcjonalnie mostek południowy może obsługiwać również: * magistralę FireWire * magistralę USB * złącze do sterownika RAID * złącze Ethernet W rzadkich przypadkach mostek południowy obsługuje także zewnętrzne złącza szeregowe, w tym złącza myszy i klawiatury oraz RS-232 – zazwyczaj jednak urządzenia te dołączane są do mostka południowego przez dodatkowy układ nazywany SIO (ang. Super Input/Output). Przez SIO obsługiwane są również złącza równoległe (port Centronics), łącze podczerwieni (IrDA), stacje dyskietek i Flash ROM BIOS-u. W systemach z chipsetami Intela mostek południowy nosi nazwę I/O Controller Hub (ICH), natomiast AMD nazwał go Fusion Controller Hub (FCH), co nastąpiło po wprowadzeniu AMD Accelerated Processing Unit (APU). Південний міст (від англ. Southbridge) (функціональний контролер) — контролер-концентратор введення-виведення (від англ. I/O Controller Hub, ICH). Зазвичай це одна мікросхема, яка пов'язує «Повільні» (порівняно зі зв'язкою «Центральний процесор-ОЗП») взаємодії (наприклад, Low Pin Count, Super I/O або роз'єми шин для підключення периферійних пристроїв) на материнській платі з ЦПУ через Північний міст, який, на відміну від Південного, зазвичай підключений безпосередньо до центрального процесора. SouthBridge és la part del joc de xips que controla el sistema d'entrada/eixida de dades, el bus d'IDE i en conseqüència, als dispositius d'emmagatzemament, l'àudio i altres busos, com el Bus sèrie universal, el ISA, el port sèrie, el port paral·lel, etc. El seu nom es deu al fet que la seua localització habitual és a la zona sur del conjunt Chipset en la placa mare. De southbridge verzorgde de communicatie met de relatief tragere componenten van de pc: de harde schijven, diskettestations, toetsenbord, USB en de andere PCI-sleuven (Engels: slots) naast de AGP en PCI-Express (ook wel PCI-e). De southbridge vormde samen met de northbridge de chipset op het moederbord. Sinds de introductie van de Sandy Bridge processoren in 2011, is de northbridge in de SoC van de CPU geïntegreerd. Sinds de introductie van chipsets in 2008, is de southbridge door Intel vervangen door de (PCH). Tot de functionaliteit van een southbridge anno 2005 behoorde: * PCI-bus * ISA-bus * * DMA-controller * Interruptcontroller * IDE-controller (SATA of PATA) * * Realtimeklok * powermanagement (APM en ) * De southbridge kan ook directe ondersteuning voor Ethernet, RAID, USB, audiocodec, en firewire bevatten. Een enkele keer bevat de southbridge directe ondersteuning van toetsenbord, muis en seriële poorten, maar doorgaans worden deze aangesloten door middel van de . El Southbridge o puente sur, también conocido como Concentrador de Controladores de Entrada/Salida (I/O Controller Hub, ICH), es un circuito integrado que se encarga de coordinar los diferentes dispositivos de entrada y salida y algunas otras funcionalidades de baja velocidad dentro de la tarjeta madre. El southbridge no está conectado a la CPU y se comunica con ella indirectamente a través del northbridge - Puente Norte. La funcionalidad encontrada en los southbridges actuales incluye soporte para: ejemplos: * Bus PCI * Bus ISA * Bus SPI * System Management Bus ( SMBus ) * Controlador DMA * Controlador de Interrupciones * Controlador IDE (SATA o PATA) * Puente LPC * Reloj en Tiempo Real - Real Time Clock * Administración de potencia eléctrica APM y ACPI * BIOS * Interfaz de sonido o . Adicionalmente el southbridge puede incluir soporte para Ethernet, RAID, USB y Codec de Audio. El southbridge algunas veces incluye soporte para el teclado, el ratón y los puertos seriales, sin embargo, aún en el 2007 los computadores personales (PC) gestionaban esos recursos por medio de otro dispositivo conocido como Super I/O. En los últimos modelos de placas el Southbridge integra cada vez mayor número de dispositivos a conectar y comunicar por lo que fabricantes como AMD o VIA Technologies han desarrollado tecnologías como HyperTransport o respectivamente para evitar el efecto cuello de botella que se producía al usar como puente el bus PCI.
gold:hypernym
dbr:Chips
prov:wasDerivedFrom
wikipedia-en:Southbridge_(computing)?oldid=1122974956&ns=0
dbo:wikiPageLength
9310
foaf:isPrimaryTopicOf
wikipedia-en:Southbridge_(computing)