This HTML5 document contains 79 embedded RDF statements represented using HTML+Microdata notation.

The embedded RDF content will be recognized by any processor of HTML5 Microdata.

Namespace Prefixes

PrefixIRI
dctermshttp://purl.org/dc/terms/
yago-reshttp://yago-knowledge.org/resource/
dbohttp://dbpedia.org/ontology/
foafhttp://xmlns.com/foaf/0.1/
n23http://dbpedia.org/resource/File:
dbpedia-cahttp://ca.dbpedia.org/resource/
dbpedia-kohttp://ko.dbpedia.org/resource/
dbpedia-eshttp://es.dbpedia.org/resource/
n24https://global.dbpedia.org/id/
yagohttp://dbpedia.org/class/yago/
dbthttp://dbpedia.org/resource/Template:
rdfshttp://www.w3.org/2000/01/rdf-schema#
n21https://archive.org/details/bitsavers_ictapeel19dApplicationsHandbook_8291490/
dbpedia-svhttp://sv.dbpedia.org/resource/
freebasehttp://rdf.freebase.com/ns/
dbpedia-plhttp://pl.dbpedia.org/resource/
dbpedia-cshttp://cs.dbpedia.org/resource/
n4http://commons.wikimedia.org/wiki/Special:FilePath/
rdfhttp://www.w3.org/1999/02/22-rdf-syntax-ns#
owlhttp://www.w3.org/2002/07/owl#
dbpedia-ithttp://it.dbpedia.org/resource/
dbpedia-vihttp://vi.dbpedia.org/resource/
dbpedia-zhhttp://zh.dbpedia.org/resource/
wikipedia-enhttp://en.wikipedia.org/wiki/
dbphttp://dbpedia.org/property/
provhttp://www.w3.org/ns/prov#
dbchttp://dbpedia.org/resource/Category:
xsdhhttp://www.w3.org/2001/XMLSchema#
goldhttp://purl.org/linguistics/gold/
wikidatahttp://www.wikidata.org/entity/
dbrhttp://dbpedia.org/resource/

Statements

Subject Item
dbr:Generic_array_logic
rdf:type
yago:Instrumentality103575240 yago:WikicatIntegratedCircuits yago:ComputerCircuit103084420 yago:Artifact100021939 yago:Circuit103033362 yago:PhysicalEntity100001930 yago:Whole100003553 yago:ElectricalDevice103269401 yago:IntegratedCircuit103577090 dbo:Company yago:Device103183080 yago:Object100002684
rdfs:label
GAL (elektronika) GAL (elektronika) Matriu lògica genèrica 일반 어레이 논리 通用阵列逻辑 Generic Array Logic Generic array logic Generic array logic Matriz lógica genérica
rdfs:comment
Generic Array Logic (spesso abbreviato in GAL), nell'elettronica digitale, è un dispositivo logico programmabile usato per implementare circuiti logici combinatori. Si tratta di un'evoluzione del Programmable Logic Array, più precisamente del PAL, creata dalla Lattice Semiconductor nella metà degli anni '80. 일반 어레이 논리(generic array logic) 소자는 프로그래머블 어레이 논리 (PAL)의 혁신기술이고 래티스 세미컨덕터에 의하여 발명되었다. 흔히 GAL(한국어: 갈)이라고도 한다. 일반 어레이 논리는 프로그래머블 어레이 논리를 재프로그램되도록 향상시켜서 을 만들고 공학자가 설계를 쉽게 변경한다. 通用阵列逻辑(英語:Generic Array Logic, GAL)是於1980年代中期,以可程式陣列邏輯(PAL)為基礎所強化修改成的一種可程式邏輯裝置(PLD)。 就外型封裝型態上與接腳數目上,GAL與可程式邏輯陣列並沒有太大的差別,甚至在晶片的編號規則上都有相同的命名脈絡與規則可循,如16V8、22V10等,真正的差別在於晶片內部的表現特性,在程式燒錄的特性上,GAL不像傳統可程式邏輯陣列只能燒錄一次(,OTP)[1],而是能多次燒錄、多次清除晶片內的(數位邏輯)程式。 除此之外,GAL在邏輯訊號的輸出接腳上進行強化,追加了輸出邏輯巨集格(Output Logic Macro Cell,OLMC)的設計,即是為原本單純的组合逻辑解碼、輸出,在輸出前加上簡易的时序逻辑控制,讓輸出結果可以被閂鎖持留(Latch,多使用D型正反器),或強制設定(Set,邏輯1)、強制清除(Clear,邏輯0)、或由外部的致能、啟動(EN=Enable)接腳來控制、或由外部時脈信號(CLK=Clock)輸入來控制等。其他也包括:自行決定解碼輸出的預設輸出邏輯準位(Hi或Lo)、採行互補的輸出邏輯、互斥或的輸出邏輯、同步輸出或非同步輸出。 GAL (ang. Generic Array Logic) – następca układów PAL posiadający możliwość wielokrotnego reprogramowania struktury logicznej. Tak jak jego protoplasta posiada układ programowalnej matrycy bramek AND, ale dodatkowo wyposażono go w programowalne makrokomórki wyjściowe OLMC (ang. Output Logic Macro Cell) pozwalające na wybór trybu pracy, dla każdego z wyjść osobno (proste, złożone, rejestrowe). Specjalna odmiana ispGAL pozwala na reprogramowanie struktury logicznej „w układzie” (ang. In-System Programming), czyli bez potrzeby wymontowywania układu scalonego z urządzenia. Obvod GAL (z anglického Generic Array Logic) je malé programovatelné hradlové pole. Byl inovací obvodů . Byl vyvinut ve firmě . Obvod GAL mohl přímo nahradit obvod PAL, díky náhradě bylo dokonce možné přidat zařízením používajícím PAL novou funkčnost. Hlavním vylepšením obvodů GAL proti starším PAL však byla možnost smazání a přeprogramování. Na trhu byly rovněž podobné obvody PEEL (programmable electrically erasable logic), zavedené firmou International CMOS Technology (ICT) corporation. Una innovación de la fue la matriz lógica genérica (Generic array logic) o GAL. Ambas fueron desarrolladas por Lattice Semiconductor en 1985. Este dispositivo tiene las mismas propiedades lógicas que el PAL, pero puede ser borrado y reprogramado. La GAL es muy útil en la fase de prototipado de un diseño, cuando un fallo en la lógica puede ser corregido por reprogramación. Las GAL se programan y reprograman utilizando un programador PAL, o utilizando la técnica de programación circuital en chips secundarios. La matriu lògica genèrica (generic array logic) o GAL és una innovació de la matriu lògica programable. Ambdues van ser desenvolupades per el 1985. Aquest dispositiu té les mateixes propietats lògiques que la PAL, però pot ser esborrat i reprogramat. La GAL és molt útil en la fase de prototipat d'un disseny, quan una fallada en la lògica pot ser corregida per reprogramació. Les GAL es programen i reprogramen utilitzant un programador PAL o utilitzant la tècnica de programació circuital en xips secundaris. The Generic Array Logic (also known as GAL and sometimes as gate array logic) device was an innovation of the PAL and was invented by Lattice Semiconductor. The GAL was an improvement on the PAL because one device type was able to take the place of many PAL device types or could even have functionality not covered by the original range of PAL devices. Its primary benefit, however, was that it was erasable and re-programmable, making prototyping and design changes easier for engineers. GAL, en förkortning för Generic Array Logic är en av uppfunnen vidareutveckling av den programmerbara logikkretsen PAL. GAL skiljer sig från en typisk PAL-krets på så vis att den kan raderas och åter programmeras, vilket avsevärt underlättar utvecklingen av prototyper och uppgraderingar av befintliga konstruktioner.
foaf:depiction
n4:HST_Saphir_2155_-_Lattice_GAL16V8D-15LJ-1842.jpg
dcterms:subject
dbc:Gate_arrays dbc:Electronic_design_automation
dbo:wikiPageID
2839649
dbo:wikiPageRevisionID
1109299641
dbo:wikiPageWikiLink
dbr:Complex_programmable_logic_device dbr:Programmable_logic_device dbr:GAL22V10 dbr:Programmable_Array_Logic dbr:Lattice_Semiconductor dbc:Gate_arrays n23:HST_Saphir_2155_-_Lattice_GAL16V8D-15LJ-1842.jpg dbc:Electronic_design_automation dbr:Prototyping dbr:Erasable_programmable_logic_device
dbo:wikiPageExternalLink
n21:
owl:sameAs
dbpedia-sv:Generic_array_logic freebase:m.0861w9 dbpedia-ko:일반_어레이_논리 dbpedia-vi:Generic_array_logic dbpedia-cs:GAL_(elektronika) yago-res:Generic_array_logic dbpedia-es:Matriz_lógica_genérica wikidata:Q1191473 n24:EbmQ dbpedia-pl:GAL_(elektronika) dbpedia-zh:通用阵列逻辑 dbpedia-it:Generic_Array_Logic dbpedia-ca:Matriu_lògica_genèrica
dbp:wikiPageUsesTemplate
dbt:More_citations_needed dbt:Merge_to dbt:Reflist dbt:Digital_electronics dbt:Programmable_Logic dbt:Electronics-stub
dbo:thumbnail
n4:HST_Saphir_2155_-_Lattice_GAL16V8D-15LJ-1842.jpg?width=300
dbo:abstract
Obvod GAL (z anglického Generic Array Logic) je malé programovatelné hradlové pole. Byl inovací obvodů . Byl vyvinut ve firmě . Obvod GAL mohl přímo nahradit obvod PAL, díky náhradě bylo dokonce možné přidat zařízením používajícím PAL novou funkčnost. Hlavním vylepšením obvodů GAL proti starším PAL však byla možnost smazání a přeprogramování. Na trhu byly rovněž podobné obvody PEEL (programmable electrically erasable logic), zavedené firmou International CMOS Technology (ICT) corporation. GAL (ang. Generic Array Logic) – następca układów PAL posiadający możliwość wielokrotnego reprogramowania struktury logicznej. Tak jak jego protoplasta posiada układ programowalnej matrycy bramek AND, ale dodatkowo wyposażono go w programowalne makrokomórki wyjściowe OLMC (ang. Output Logic Macro Cell) pozwalające na wybór trybu pracy, dla każdego z wyjść osobno (proste, złożone, rejestrowe). Specjalna odmiana ispGAL pozwala na reprogramowanie struktury logicznej „w układzie” (ang. In-System Programming), czyli bez potrzeby wymontowywania układu scalonego z urządzenia. 通用阵列逻辑(英語:Generic Array Logic, GAL)是於1980年代中期,以可程式陣列邏輯(PAL)為基礎所強化修改成的一種可程式邏輯裝置(PLD)。 就外型封裝型態上與接腳數目上,GAL與可程式邏輯陣列並沒有太大的差別,甚至在晶片的編號規則上都有相同的命名脈絡與規則可循,如16V8、22V10等,真正的差別在於晶片內部的表現特性,在程式燒錄的特性上,GAL不像傳統可程式邏輯陣列只能燒錄一次(,OTP)[1],而是能多次燒錄、多次清除晶片內的(數位邏輯)程式。 除此之外,GAL在邏輯訊號的輸出接腳上進行強化,追加了輸出邏輯巨集格(Output Logic Macro Cell,OLMC)的設計,即是為原本單純的组合逻辑解碼、輸出,在輸出前加上簡易的时序逻辑控制,讓輸出結果可以被閂鎖持留(Latch,多使用D型正反器),或強制設定(Set,邏輯1)、強制清除(Clear,邏輯0)、或由外部的致能、啟動(EN=Enable)接腳來控制、或由外部時脈信號(CLK=Clock)輸入來控制等。其他也包括:自行決定解碼輸出的預設輸出邏輯準位(Hi或Lo)、採行互補的輸出邏輯、互斥或的輸出邏輯、同步輸出或非同步輸出。 GAL雖為所自創自推,但整體特性仍與PAL無太大差別,原有PAL所用的燒錄程式檔(合乎JEDEC所規範的標準格式)也可輕易轉換成GAL所用的燒錄程式檔,此外之後也有更進一步強化的ispGAL,isp即in-system programmability的意思,ispGAL可以在已經焊接的應用電路上後,不需解焊拔除,而直接以外接探針(probe)的臨時連接,或原有的應用電路設計時就有將再次燒錄的電路加以考慮,進行再次的程式清除、燒錄等修改更新,不過這必須是在原應用電路停止運作下才能行使,而今日較複雜的CPLD、FPGA已經能一邊運作一邊進行內部邏輯程式的更新。 GAL, en förkortning för Generic Array Logic är en av uppfunnen vidareutveckling av den programmerbara logikkretsen PAL. GAL skiljer sig från en typisk PAL-krets på så vis att den kan raderas och åter programmeras, vilket avsevärt underlättar utvecklingen av prototyper och uppgraderingar av befintliga konstruktioner. La matriu lògica genèrica (generic array logic) o GAL és una innovació de la matriu lògica programable. Ambdues van ser desenvolupades per el 1985. Aquest dispositiu té les mateixes propietats lògiques que la PAL, però pot ser esborrat i reprogramat. La GAL és molt útil en la fase de prototipat d'un disseny, quan una fallada en la lògica pot ser corregida per reprogramació. Les GAL es programen i reprogramen utilitzant un programador PAL o utilitzant la tècnica de programació circuital en xips secundaris. Un dispositiu similar anomenat PEEL (programmable electrically erasable logic o ) va ser introduït per la International CMOS Technology (ITC) Corporation. Generic Array Logic (spesso abbreviato in GAL), nell'elettronica digitale, è un dispositivo logico programmabile usato per implementare circuiti logici combinatori. Si tratta di un'evoluzione del Programmable Logic Array, più precisamente del PAL, creata dalla Lattice Semiconductor nella metà degli anni '80. Una innovación de la fue la matriz lógica genérica (Generic array logic) o GAL. Ambas fueron desarrolladas por Lattice Semiconductor en 1985. Este dispositivo tiene las mismas propiedades lógicas que el PAL, pero puede ser borrado y reprogramado. La GAL es muy útil en la fase de prototipado de un diseño, cuando un fallo en la lógica puede ser corregido por reprogramación. Las GAL se programan y reprograman utilizando un programador PAL, o utilizando la técnica de programación circuital en chips secundarios. Un dispositivo similar llamado PEEL ( o lógica programable eléctricamente borrable) fue introducido por la International CMOS Technology (ITC) corporation. 일반 어레이 논리(generic array logic) 소자는 프로그래머블 어레이 논리 (PAL)의 혁신기술이고 래티스 세미컨덕터에 의하여 발명되었다. 흔히 GAL(한국어: 갈)이라고도 한다. 일반 어레이 논리는 프로그래머블 어레이 논리를 재프로그램되도록 향상시켜서 을 만들고 공학자가 설계를 쉽게 변경한다. The Generic Array Logic (also known as GAL and sometimes as gate array logic) device was an innovation of the PAL and was invented by Lattice Semiconductor. The GAL was an improvement on the PAL because one device type was able to take the place of many PAL device types or could even have functionality not covered by the original range of PAL devices. Its primary benefit, however, was that it was erasable and re-programmable, making prototyping and design changes easier for engineers. A similar device called a PEEL (programmable electrically erasable logic) was introduced by the International CMOS Technology (ICT) corporation.
gold:hypernym
dbr:Innovation
prov:wasDerivedFrom
wikipedia-en:Generic_array_logic?oldid=1109299641&ns=0
dbo:wikiPageLength
1776
foaf:isPrimaryTopicOf
wikipedia-en:Generic_array_logic