. . . . . "Static random-access memory"@de . . . . . . . "\u0421\u0442\u0430\u0442\u0438\u0447\u043D\u0430 \u043E\u043F\u0435\u0440\u0430\u0442\u0438\u0432\u043D\u0430 \u043F\u0430\u043C'\u044F\u0442\u044C \u0437 \u0434\u043E\u0432\u0456\u043B\u044C\u043D\u0438\u043C \u0434\u043E\u0441\u0442\u0443\u043F\u043E\u043C (SRAM, static random access memory) \u2014 \u043D\u0430\u043F\u0456\u0432\u043F\u0440\u043E\u0432\u0456\u0434\u043D\u0438\u043A\u043E\u0432\u0430 \u043E\u043F\u0435\u0440\u0430\u0442\u0438\u0432\u043D\u0430 \u043F\u0430\u043C'\u044F\u0442\u044C \u0437 \u0434\u043E\u0432\u0456\u043B\u044C\u043D\u0438\u043C \u0434\u043E\u0441\u0442\u0443\u043F\u043E\u043C, \u0432 \u044F\u043A\u0456\u0439 \u043A\u043E\u0436\u0435\u043D \u0434\u0432\u0456\u0439\u043A\u043E\u0432\u0438\u0439 \u0440\u043E\u0437\u0440\u044F\u0434 \u0437\u0431\u0435\u0440\u0456\u0433\u0430\u0454\u0442\u044C\u0441\u044F \u0432 \u0441\u0445\u0435\u043C\u0456 \u0437 \u0434\u043E\u0434\u0430\u0442\u043D\u0438\u043C \u0437\u0432\u043E\u0440\u043E\u0442\u043D\u0438\u043C \u0437\u0432'\u044F\u0437\u043A\u043E\u043C, \u0449\u043E \u043D\u0435 \u043F\u043E\u0442\u0440\u0435\u0431\u0443\u0454 \u0440\u0435\u0433\u0435\u043D\u0435\u0440\u0430\u0446\u0456\u0457, \u043D\u0435\u043E\u0431\u0445\u0456\u0434\u043D\u043E\u0457 \u0432 \u0434\u0438\u043D\u0430\u043C\u0456\u0447\u043D\u0456\u0439 \u043F\u0430\u043C'\u044F\u0442\u0456 (DRAM). \u0410\u043B\u0435 \u0437\u0431\u0435\u0440\u0456\u0433\u0430\u0442\u0438 \u0434\u0430\u043D\u0456 \u0431\u0435\u0437 \u043F\u0435\u0440\u0435\u0437\u0430\u043F\u0438\u0441\u0443 SRAM \u043C\u043E\u0436\u043B\u0438\u0432\u043E \u0442\u0456\u043B\u044C\u043A\u0438 \u043F\u043E\u043A\u0438 \u0454 \u0436\u0438\u0432\u043B\u0435\u043D\u043D\u044F, \u0442\u043E\u0431\u0442\u043E SRAM \u0437\u0430\u043B\u0438\u0448\u0430\u0454\u0442\u044C\u0441\u044F \u0435\u043D\u0435\u0440\u0433\u043E\u0437\u0430\u043B\u0435\u0436\u043D\u0438\u043C \u0442\u0438\u043F\u043E\u043C \u043F\u0430\u043C'\u044F\u0442\u0456 (\u044F\u043A \u0456 DRAM). \u041F\u0435\u0440\u0435\u0432\u0430\u0433\u0430 SRAM \u0443 \u0442\u043E\u043C\u0443, \u0449\u043E \u0432\u043E\u043D\u0430 \u043F\u0440\u0430\u0446\u044E\u0454 \u0448\u0432\u0438\u0434\u0448\u0435. \u041E\u0434\u043D\u0430\u043A, \u043E\u0441\u043A\u0456\u043B\u044C\u043A\u0438 \u0432\u043E\u043D\u0430 \u0434\u043E\u0440\u043E\u0436\u0447\u0430 \u0443 \u0432\u0438\u0440\u043E\u0431\u043D\u0438\u0446\u0442\u0432\u0456, \u0442\u043E \u0432\u0438\u043A\u043E\u0440\u0438\u0441\u0442\u043E\u0432\u0443\u0454\u0442\u044C\u0441\u044F \u043D\u0430\u0441\u0430\u043C\u043F\u0435\u0440\u0435\u0434 \u0434\u043B\u044F \u043A\u0435\u0448\u0443 \u043F\u0440\u043E\u0446\u0435\u0441\u043E\u0440\u0456\u0432. \u0414\u043E\u0432\u0456\u043B\u044C\u043D\u0438\u0439 \u0434\u043E\u0441\u0442\u0443\u043F (RAM \u2014 random access memory) \u2014 \u043C\u043E\u0436\u043B\u0438\u0432\u0456\u0441\u0442\u044C \u0432\u0438\u0431\u0438\u0440\u0430\u0442\u0438 \u0434\u043B\u044F \u0437\u0430\u043F\u0438\u0441\u0443/\u0437\u0447\u0438\u0442\u0443\u0432\u0430\u043D\u043D\u044F \u0431\u0443\u0434\u044C-\u044F\u043A\u0438\u0439 \u0437 \u0431\u0456\u0442\u0456\u0432 (\u0447\u0430\u0441\u0442\u0456\u0448\u0435 \u0431\u0430\u0439\u0442\u0456\u0432, \u0437\u0430\u043B\u0435\u0436\u0438\u0442\u044C \u0432\u0456\u0434 \u043E\u0441\u043E\u0431\u043B\u0438\u0432\u043E\u0441\u0442\u0435\u0439 \u043A\u043E\u043D\u0441\u0442\u0440\u0443\u043A\u0446\u0456\u0457), \u043D\u0430 \u0432\u0456\u0434\u043C\u0456\u043D\u0443 \u0432\u0456\u0434 \u043F\u0430\u043C'\u044F\u0442\u0456 \u0437 \u043F\u043E\u0441\u043B\u0456\u0434\u043E\u0432\u043D\u0438\u043C \u0434\u043E\u0441\u0442\u0443\u043F\u043E\u043C (SAM \u2014 sequential access memory)."@uk . . . . . . . . . "\u0421\u0442\u0430\u0442\u0438\u0447\u043D\u0430 \u043E\u043F\u0435\u0440\u0430\u0442\u0438\u0432\u043D\u0430 \u043F\u0430\u043C'\u044F\u0442\u044C \u0437 \u0434\u043E\u0432\u0456\u043B\u044C\u043D\u0438\u043C \u0434\u043E\u0441\u0442\u0443\u043F\u043E\u043C (SRAM, static random access memory) \u2014 \u043D\u0430\u043F\u0456\u0432\u043F\u0440\u043E\u0432\u0456\u0434\u043D\u0438\u043A\u043E\u0432\u0430 \u043E\u043F\u0435\u0440\u0430\u0442\u0438\u0432\u043D\u0430 \u043F\u0430\u043C'\u044F\u0442\u044C \u0437 \u0434\u043E\u0432\u0456\u043B\u044C\u043D\u0438\u043C \u0434\u043E\u0441\u0442\u0443\u043F\u043E\u043C, \u0432 \u044F\u043A\u0456\u0439 \u043A\u043E\u0436\u0435\u043D \u0434\u0432\u0456\u0439\u043A\u043E\u0432\u0438\u0439 \u0440\u043E\u0437\u0440\u044F\u0434 \u0437\u0431\u0435\u0440\u0456\u0433\u0430\u0454\u0442\u044C\u0441\u044F \u0432 \u0441\u0445\u0435\u043C\u0456 \u0437 \u0434\u043E\u0434\u0430\u0442\u043D\u0438\u043C \u0437\u0432\u043E\u0440\u043E\u0442\u043D\u0438\u043C \u0437\u0432'\u044F\u0437\u043A\u043E\u043C, \u0449\u043E \u043D\u0435 \u043F\u043E\u0442\u0440\u0435\u0431\u0443\u0454 \u0440\u0435\u0433\u0435\u043D\u0435\u0440\u0430\u0446\u0456\u0457, \u043D\u0435\u043E\u0431\u0445\u0456\u0434\u043D\u043E\u0457 \u0432 \u0434\u0438\u043D\u0430\u043C\u0456\u0447\u043D\u0456\u0439 \u043F\u0430\u043C'\u044F\u0442\u0456 (DRAM). \u0410\u043B\u0435 \u0437\u0431\u0435\u0440\u0456\u0433\u0430\u0442\u0438 \u0434\u0430\u043D\u0456 \u0431\u0435\u0437 \u043F\u0435\u0440\u0435\u0437\u0430\u043F\u0438\u0441\u0443 SRAM \u043C\u043E\u0436\u043B\u0438\u0432\u043E \u0442\u0456\u043B\u044C\u043A\u0438 \u043F\u043E\u043A\u0438 \u0454 \u0436\u0438\u0432\u043B\u0435\u043D\u043D\u044F, \u0442\u043E\u0431\u0442\u043E SRAM \u0437\u0430\u043B\u0438\u0448\u0430\u0454\u0442\u044C\u0441\u044F \u0435\u043D\u0435\u0440\u0433\u043E\u0437\u0430\u043B\u0435\u0436\u043D\u0438\u043C \u0442\u0438\u043F\u043E\u043C \u043F\u0430\u043C'\u044F\u0442\u0456 (\u044F\u043A \u0456 DRAM). \u041F\u0435\u0440\u0435\u0432\u0430\u0433\u0430 SRAM \u0443 \u0442\u043E\u043C\u0443, \u0449\u043E \u0432\u043E\u043D\u0430 \u043F\u0440\u0430\u0446\u044E\u0454 \u0448\u0432\u0438\u0434\u0448\u0435. \u041E\u0434\u043D\u0430\u043A, \u043E\u0441\u043A\u0456\u043B\u044C\u043A\u0438 \u0432\u043E\u043D\u0430 \u0434\u043E\u0440\u043E\u0436\u0447\u0430 \u0443 \u0432\u0438\u0440\u043E\u0431\u043D\u0438\u0446\u0442\u0432\u0456, \u0442\u043E \u0432\u0438\u043A\u043E\u0440\u0438\u0441\u0442\u043E\u0432\u0443\u0454\u0442\u044C\u0441\u044F \u043D\u0430\u0441\u0430\u043C\u043F\u0435\u0440\u0435\u0434 \u0434\u043B\u044F \u043A\u0435\u0448\u0443 \u043F\u0440\u043E\u0446\u0435\u0441\u043E\u0440\u0456\u0432."@uk . . . . "La memoria ad accesso casuale statica, o SRAM (acronimo di static random access memory), \u00E8 un tipo di RAM volatile che non necessita di memory refresh. I banchi di memoria SRAM consentono di mantenere le informazioni per un tempo teoricamente infinito, hanno bassi tempi di lettura e bassi consumi, specialmente in condizioni statiche. La necessit\u00E0 di usare molti componenti per cella le rende per\u00F2 pi\u00F9 costose delle DRAM."@it . . . . . . . . . . . "Static RAM\u30FBSRAM\uFF08\u30B9\u30BF\u30C6\u30A3\u30C3\u30AF\u30E9\u30E0\u30FB\u30A8\u30B9\u30E9\u30E0\uFF09\u306F\u3001\u534A\u5C0E\u4F53\u30E1\u30E2\u30EA\u306E\u4E00\u7A2E\u3067\u3042\u308B\u3002DRAM\uFF08\u30C0\u30A4\u30CA\u30DF\u30C3\u30AF\uFF08\u52D5\u7684\uFF09RAM\uFF09\u306B\u5BFE\u3057\u3066\u3001\u300C\u30B9\u30BF\u30C6\u30A3\u30C3\u30AF(\u9759\u7684)\u306A\u56DE\u8DEF\u65B9\u5F0F\u306B\u3088\u308A\u60C5\u5831\u3092\u8A18\u61B6\u3059\u308B\u3082\u306E\u300D\u3067\u3042\u308B\u3053\u3068\u304B\u3089\u305D\u306E\u540D\u304C\u3042\u308B\u3002\u8A73\u3057\u304F\u306F\u6982\u8981\u3092\u53C2\u7167\u3002 \u8AAD\u307F\u66F8\u304D\u53EF\u80FD\u3068\u3044\u3046\u610F\u5473\u3067\u6163\u7528\u7684\u306B\u540D\u524D\u306BRAM\uFF08\u30E9\u30F3\u30C0\u30E0\u30A2\u30AF\u30BB\u30B9\u30E1\u30E2\u30EA\u3001Random Access Memory\uFF09\u304C\u5165\u3063\u3066\u3044\u308B\u304C\u3001\u53B3\u5BC6\u306B\u306F\u672C\u6765\u306E\u610F\u5473\u3068\u306F\u7570\u306A\u308B\u305F\u3081\u3001\u5F53\u8A72\u9805\u76EE\u3092\u53C2\u7167\u3055\u308C\u305F\u3044\u3002\u3053\u308C\u306FDRAM\u3082\u540C\u69D8\u3067\u3042\u308B\u3002"@ja . . . . . . . . . . . "Statiskt minne"@sv . . . "\u0630\u0627\u0643\u0631\u0629 \u0627\u0644\u0648\u0635\u0648\u0644 \u0627\u0644\u0639\u0634\u0648\u0627\u0626\u064A \u0627\u0644\u0633\u0627\u0643\u0646\u0629 (\u0628\u0627\u0644\u0625\u0646\u062C\u0644\u064A\u0632\u064A\u0629: Static random access memory )\u200F \u0648\u0627\u062E\u062A\u0635\u0627\u0631\u0627\u064B (SRAM) \u0648\u0647\u064A \u0646\u0648\u0639 \u0645\u0646 \u0630\u0627\u0643\u0631\u0629 \u0627\u0644\u0648\u0635\u0648\u0644 \u0627\u0644\u0639\u0634\u0648\u0627\u0626\u064A \u062A\u0635\u0646\u0639 \u0645\u0646 \u0645\u0648\u0627\u062F \u0646\u0635\u0641 \u0646\u0627\u0642\u0644\u0629 \u062D\u064A\u062B \u0623\u0646 \u062A\u0633\u0645\u064A\u062A\u0647\u0627 \u0628\u0627\u0644\u0633\u0627\u0643\u0646\u0629 \u062A\u0639\u0646\u064A \u0623\u0646\u0647\u0627 \u0644\u064A\u0633\u062A \u0628\u062D\u0627\u062C\u0629 \u0625\u0644\u0649 \u0625\u0639\u0627\u062F\u0629 \u0625\u0646\u0639\u0627\u0634\u0647\u0627 \u0628\u0634\u0643\u0644 \u062F\u0648\u0631\u064A \u0645\u062B\u0644 \u0630\u0627\u0643\u0631\u0629 \u0627\u0644\u0648\u0635\u0648\u0644 \u0627\u0644\u0639\u0634\u0648\u0627\u0626\u064A \u0627\u0644\u062F\u064A\u0646\u0627\u0645\u064A\u0643\u064A\u0629 \u062D\u064A\u062B \u0623\u0646\u0647\u0627 \u062A\u0633\u062A\u062E\u062F\u0645 \u062F\u0627\u0626\u0631\u0629 \u0645\u063A\u0644\u0627\u0642 \u0644\u062A\u062E\u0632\u064A\u0646 \u0627\u0644\u0628\u064A\u0627\u0646\u0627\u062A. \u062A\u0642\u0648\u0645 \u0628\u062A\u062E\u0632\u064A\u0646 \u0627\u0644\u0628\u064A\u0627\u0646\u0627\u062A \u0639\u0644\u0649 \u0648\u062D\u062F\u0627\u062A \u062A\u062E\u0632\u064A\u0646 \u0645\u0624\u0644\u0641\u0629 \u0645\u0646 \u062A\u0631\u0627\u0646\u0632\u0633\u062A\u0648\u0631 (\u0644\u0647 \u062D\u0627\u0644\u062A\u064A\u0646 \u0625\u0645\u0627 \u0639\u0628\u0648\u0631 \u0623\u0648 \u0639\u062F\u0645 \u0639\u0628\u0648\u0631) \u0648\u0645\u0646 \u0635\u0641\u0627\u062A \u0647\u0630\u0627 \u0627\u0644\u0646\u0648\u0639 \u0623\u0646\u0647 \u064A\u0633\u062A\u0647\u0644\u0643 \u0637\u0627\u0642\u0629 \u0623\u0642\u0644 \u0645\u0646 \u0646\u0648\u0639 (D RAM) \u0648\u0623\u0633\u0631\u0639 \u0628\u0643\u062B\u064A\u0631 \u0648\u0623\u063A\u0644\u0649 \u0645\u0646\u0647."@ar . . . . . "Static random-access memory (static RAM or SRAM) is a type of random-access memory (RAM) that uses latching circuitry (flip-flop) to store each bit. SRAM is volatile memory; data is lost when power is removed."@en . . . "Static random-access memory (deutsch: statisches RAM, Abk\u00FCrzung: SRAM) bezeichnet einen elektronischen Speicherbaustein. Zusammen mit dem dynamischen RAM (DRAM) bildet es die Gruppe der fl\u00FCchtigen (volatil; engl. volatile) Speicher, das hei\u00DFt, die gespeicherte Information geht bei Abschaltung der Betriebsspannung verloren. Im Gegensatz zu DRAM ben\u00F6tigt der SRAM kein periodisches (dynamisches) Auffrischen (engl. refresh) zur Vermeidung von Datenverlust in jeder Datenzelle, sondern beh\u00E4lt seine Dateninformation, solange die Betriebsspannung anliegt."@de . . "Memori akses acak statik (bahasa Inggris: Static Random Access Memory, SRAM) adalah sejenis memori semikonduktor. Kata \"statik\" menandakan bahwa memori memegang isinya selama listrik tetap berjalan, tidak seperti RAM dinamik (DRAM) yang membutuhkan untuk \"disegarkan\" (\"refreshed\") secara periodik. Hal ini dikarenakan SRAM didesain menggunakan transistor tanpa kapasitor. Tidak adanya kapasitor membuat tidak ada daya yang bocor sehingga SRAM tidak membutuhkan refresh periodik. SRAM juga didesain menggunakan desain cluster enam transistor untuk menyimpan setiap bit informasi. Desain ini membuat SRAM lebih mahal tetapi juga lebih cepat jika dibandingkan dengan DRAM. Secara fisik chip, biaya pemanufakturan chip SRAM kira kira tiga puluh kali lebih besar dan lebih mahal daripada DRAM. Tetapi SRA"@in . . "Statiskt minne eller Statiskt RAM (engelska: Static Random Access Memory (SRAM)) \u00E4r en snabb typ av l\u00E4s- och skrivbart datorminne som bland annat anv\u00E4nds som cacheminne i h\u00F6gpresterande mikroprocessorer. Det har d\u00E5 relativt h\u00F6g str\u00F6mf\u00F6rbrukning. Statiskt RAM avsett f\u00F6r l\u00E4gre hastigheter har \u00E5 andra sidan m\u00F6jlighet till extremt l\u00E5g str\u00F6mf\u00F6rbrukning (i storleken n\u00E5gra \u03BCA), s\u00E4rskilt d\u00E5 det skrives och l\u00E4ses mer infrekvent. Det anv\u00E4nds d\u00E4rf\u00F6r som bland annat arbetsminne f\u00F6r processorer i str\u00F6msn\u00E5la l\u00E5gprestanda-applikationer (olika typer av inbyggda system). Statiskt RAM \u00E4r dyrare \u00E4n dynamiskt RAM eftersom det har l\u00E4gre lagringst\u00E4thet. Det beror p\u00E5 att varje minnescell m\u00E5ste vara en bistabil vippa (typiskt 6 transistorer). Dessa vippor g\u00F6r att data ligger kvar statiskt s\u00E5 l\u00E4nge str\u00F6mf\u00F6rs\u00F6rjningen fungerar, utan att n\u00E5gon periodisk \u00E5terskrivning kr\u00E4vs. (I ett dynamiskt minne lagras ist\u00E4llet varje bit i en speciell sorts transistor med h\u00F6g egenkapacitans som passivt h\u00E5ller laddningen i de millisekunder som f\u00F6rflyter mellan \u00E5terskrivningarna.)"@sv . "Memori akses acak statik (bahasa Inggris: Static Random Access Memory, SRAM) adalah sejenis memori semikonduktor. Kata \"statik\" menandakan bahwa memori memegang isinya selama listrik tetap berjalan, tidak seperti RAM dinamik (DRAM) yang membutuhkan untuk \"disegarkan\" (\"refreshed\") secara periodik. Hal ini dikarenakan SRAM didesain menggunakan transistor tanpa kapasitor. Tidak adanya kapasitor membuat tidak ada daya yang bocor sehingga SRAM tidak membutuhkan refresh periodik. SRAM juga didesain menggunakan desain cluster enam transistor untuk menyimpan setiap bit informasi. Desain ini membuat SRAM lebih mahal tetapi juga lebih cepat jika dibandingkan dengan DRAM. Secara fisik chip, biaya pemanufakturan chip SRAM kira kira tiga puluh kali lebih besar dan lebih mahal daripada DRAM. Tetapi SRAM tidak boleh dibingungkan dengan dan memori flash, karena ia merupakan dan memegang data hanya bila listrik terus diberikan. Akses acak menandakan bahwa lokasi dalam memori dapat diakses, dibaca atau ditulis dalam waktu yang tetap tidak memperdulikan lokasi alamat data tersebut dalam memori. Chip SRAM lazimnya digunakan sebagai chace memori, hal ini terutama karena kecepatannya. Saat ini SRAM dapat diperoleh dengan waktu akses dua nano detik atau kurang, kira-kira mampu mengimbangi kecepatan processor 500 MHz atau lebih."@in . "\u0421\u0442\u0430\u0442\u0438\u0447\u0435\u0441\u043A\u0430\u044F \u043F\u0430\u043C\u044F\u0442\u044C \u0441 \u043F\u0440\u043E\u0438\u0437\u0432\u043E\u043B\u044C\u043D\u044B\u043C \u0434\u043E\u0441\u0442\u0443\u043F\u043E\u043C (SRAM, static random access memory) \u2014 \u043F\u043E\u043B\u0443\u043F\u0440\u043E\u0432\u043E\u0434\u043D\u0438\u043A\u043E\u0432\u0430\u044F \u043E\u043F\u0435\u0440\u0430\u0442\u0438\u0432\u043D\u0430\u044F \u043F\u0430\u043C\u044F\u0442\u044C, \u0432 \u043A\u043E\u0442\u043E\u0440\u043E\u0439 \u043A\u0430\u0436\u0434\u044B\u0439 \u0434\u0432\u043E\u0438\u0447\u043D\u044B\u0439 \u0438\u043B\u0438 \u0442\u0440\u043E\u0438\u0447\u043D\u044B\u0439 \u0440\u0430\u0437\u0440\u044F\u0434 \u0445\u0440\u0430\u043D\u0438\u0442\u0441\u044F \u0432 \u0441\u0445\u0435\u043C\u0435 \u0441 \u043F\u043E\u043B\u043E\u0436\u0438\u0442\u0435\u043B\u044C\u043D\u043E\u0439 \u043E\u0431\u0440\u0430\u0442\u043D\u043E\u0439 \u0441\u0432\u044F\u0437\u044C\u044E, \u043F\u043E\u0437\u0432\u043E\u043B\u044F\u044E\u0449\u0435\u0439 \u043F\u043E\u0434\u0434\u0435\u0440\u0436\u0438\u0432\u0430\u0442\u044C \u0441\u043E\u0441\u0442\u043E\u044F\u043D\u0438\u0435 \u0431\u0435\u0437 \u0440\u0435\u0433\u0435\u043D\u0435\u0440\u0430\u0446\u0438\u0438, \u043D\u0435\u043E\u0431\u0445\u043E\u0434\u0438\u043C\u043E\u0439 \u0432 \u0434\u0438\u043D\u0430\u043C\u0438\u0447\u0435\u0441\u043A\u043E\u0439 \u043F\u0430\u043C\u044F\u0442\u0438 (DRAM). \u0422\u0435\u043C \u043D\u0435 \u043C\u0435\u043D\u0435\u0435 \u0441\u043E\u0445\u0440\u0430\u043D\u044F\u0442\u044C \u0434\u0430\u043D\u043D\u044B\u0435 \u0431\u0435\u0437 \u043F\u0435\u0440\u0435\u0437\u0430\u043F\u0438\u0441\u0438 SRAM \u043C\u043E\u0436\u0435\u0442, \u0442\u043E\u043B\u044C\u043A\u043E \u043F\u043E\u043A\u0430 \u0435\u0441\u0442\u044C \u043F\u0438\u0442\u0430\u043D\u0438\u0435, \u0442\u043E \u0435\u0441\u0442\u044C SRAM \u043E\u0441\u0442\u0430\u0435\u0442\u0441\u044F \u044D\u043D\u0435\u0440\u0433\u043E\u0437\u0430\u0432\u0438\u0441\u0438\u043C\u044B\u043C \u0442\u0438\u043F\u043E\u043C \u043F\u0430\u043C\u044F\u0442\u0438. \u041F\u0440\u043E\u0438\u0437\u0432\u043E\u043B\u044C\u043D\u044B\u0439 \u0434\u043E\u0441\u0442\u0443\u043F (RAM \u2014 random access memory) \u2014 \u0432\u043E\u0437\u043C\u043E\u0436\u043D\u043E\u0441\u0442\u044C \u0432\u044B\u0431\u0438\u0440\u0430\u0442\u044C \u0434\u043B\u044F \u0437\u0430\u043F\u0438\u0441\u0438/\u0447\u0442\u0435\u043D\u0438\u044F \u043B\u044E\u0431\u043E\u0439 \u0438\u0437 \u0431\u0438\u0442\u043E\u0432 (\u0447\u0430\u0449\u0435 \u2014 \u0431\u0430\u0439\u0442\u043E\u0432, \u0437\u0430\u0432\u0438\u0441\u0438\u0442 \u043E\u0442 \u043E\u0441\u043E\u0431\u0435\u043D\u043D\u043E\u0441\u0442\u0435\u0439 \u043A\u043E\u043D\u0441\u0442\u0440\u0443\u043A\u0446\u0438\u0438), \u0432 \u043E\u0442\u043B\u0438\u0447\u0438\u0435 \u043E\u0442 \u043F\u0430\u043C\u044F\u0442\u0438 \u0441 \u043F\u043E\u0441\u043B\u0435\u0434\u043E\u0432\u0430\u0442\u0435\u043B\u044C\u043D\u044B\u043C \u0434\u043E\u0441\u0442\u0443\u043F\u043E\u043C (SAM, \u0430\u043D\u0433\u043B. sequential access memory)."@ru . . . . . . . "Static random-access memory (static RAM or SRAM) is a type of random-access memory (RAM) that uses latching circuitry (flip-flop) to store each bit. SRAM is volatile memory; data is lost when power is removed. The term static differentiates SRAM from DRAM (dynamic random-access memory) \u2014 SRAM will hold its data permanently in the presence of power, while data in DRAM decays in seconds and thus must be periodically refreshed. SRAM is faster than DRAM but it is more expensive in terms of silicon area and cost; it is typically used for the cache and internal registers of a CPU while DRAM is used for a computer's main memory."@en . . "La m\u00E9moire vive statique (ou SRAM de l'anglais Static Random Access Memory) est un type de m\u00E9moire vive utilisant des bascules pour m\u00E9moriser les donn\u00E9es. Mais contrairement \u00E0 la m\u00E9moire dynamique, elle n'a pas besoin de rafra\u00EEchir p\u00E9riodiquement son contenu. Comme la m\u00E9moire dynamique, elle est volatile : elle ne peut se passer d'alimentation sous peine de voir les informations effac\u00E9es irr\u00E9m\u00E9diablement."@fr . . . . . . . . . . "SRAM (\u043F\u0430\u043C\u044F\u0442\u044C)"@ru . . "Static random-access memory (SRAM) is een RAM-geheugen waarvan de inhoud in tegenstelling met een DRAM (Dynamic random-access memory) niet periodiek ververst hoeft te worden. Ook bij een SRAM wordt elke bit opgeslagen in een individuele bitcel die echter complexer is. De opgeslagen data in een SRAM kunnen te allen tijde en in elke volgorde worden uitgelezen en wijzigt enkel als deze data worden overschreven of als het spanningsloos wordt. Het is dus een vluchtig geheugen."@nl . . . "1124149822"^^ . "Static random-access memory"@nl . . . . "SRAM (ang. Static Random Access Memory), statyczna pami\u0119\u0107 o dost\u0119pie swobodnym \u2013 typ pami\u0119ci p\u00F3\u0142przewodnikowej stosowanej w komputerach, s\u0142u\u017Cy jako pami\u0119\u0107 buforuj\u0105ca mi\u0119dzy pami\u0119ci\u0105 operacyjn\u0105 i procesorem. S\u0142owo \u201Estatyczna\u201D oznacza, \u017Ce pami\u0119\u0107 SRAM przechowuje dane tak d\u0142ugo, jak d\u0142ugo w\u0142\u0105czone jest zasilanie, w odr\u00F3\u017Cnieniu od pami\u0119ci dynamicznej (DRAM), kt\u00F3ra wymaga okresowego od\u015Bwie\u017Cania. Ka\u017Cdy bit przechowywany jest w pami\u0119ci SRAM w uk\u0142adzie zbudowanym z czterech tranzystor\u00F3w, kt\u00F3re tworz\u0105 przerzutnik, oraz z dw\u00F3ch tranzystor\u00F3w steruj\u0105cych. Taka struktura umo\u017Cliwia znacznie szybsze odczytanie bitu ni\u017C w pami\u0119ci typu DRAM, oraz w przeciwie\u0144stwie do pami\u0119ci DRAM nie wymaga od\u015Bwie\u017Cania. Pami\u0119ci SRAM wykorzystywane s\u0105 w szybkich pami\u0119ciach podr\u0119cznych cache, gdy\u017C nie wymagaj\u0105 one du\u017Cych pojemno\u015Bci (g\u0119sto\u015B\u0107 danych w SRAM jest 4 razy mniejsza ni\u017C w DRAM), ale pr\u0119dko\u015B\u0107 dost\u0119pu jest oko\u0142o 7 razy szybsza od DRAM (1 cykl SRAM wynosi oko\u0142o 10 ns, natomiast w DRAM oko\u0142o 70 ns). Szybko\u015B\u0107 ta dotyczy dost\u0119pu swobodnego (czyli kolejne odczytywane dane s\u0105 ulokowane pod r\u00F3\u017Cnymi adresami), w przypadku odczytu danych z s\u0105siednich kom\u00F3rek adresowych szybko\u015B\u0107 pami\u0119ci SRAM i DRAM jest jednak por\u00F3wnywalna."@pl . . . "Static random-access memory (SRAM) is een RAM-geheugen waarvan de inhoud in tegenstelling met een DRAM (Dynamic random-access memory) niet periodiek ververst hoeft te worden. Ook bij een SRAM wordt elke bit opgeslagen in een individuele bitcel die echter complexer is. De opgeslagen data in een SRAM kunnen te allen tijde en in elke volgorde worden uitgelezen en wijzigt enkel als deze data worden overschreven of als het spanningsloos wordt. Het is dus een vluchtig geheugen."@nl . . "\u975C\u614B\u96A8\u6A5F\u5B58\u53D6\u5B58\u50A8\u5668\uFF08Static Random Access Memory\uFF0CSRAM\uFF09\u662F\u96A8\u6A5F\u5B58\u53D6\u5B58\u50A8\u5668\u7684\u4E00\u7A2E\u3002\u6240\u8B02\u7684\u300C\u975C\u614B\u300D\uFF0C\u662F\u6307\u9019\u7A2E\u5B58\u50A8\u5668\u53EA\u8981\u4FDD\u6301\u901A\u96FB\uFF0C\u88E1\u9762\u5132\u5B58\u7684\u6570\u636E\u5C31\u53EF\u4EE5\u6046\u5E38\u4FDD\u6301\u3002\u76F8\u5C0D\u4E4B\u4E0B\uFF0C\u52D5\u614B\u96A8\u6A5F\u5B58\u53D6\u8A18\u61B6\u9AD4\uFF08DRAM\uFF09\u88E1\u9762\u6240\u5132\u5B58\u7684\u6570\u636E\u5C31\u9700\u8981\u9031\u671F\u6027\u5730\u66F4\u65B0\u3002\u7136\u800C\uFF0C\u7576\u96FB\u529B\u4F9B\u61C9\u505C\u6B62\u6642\uFF0CSRAM\u5132\u5B58\u7684\u6570\u636E\u9084\u662F\u6703\u6D88\u5931\uFF08\u88AB\u79F0\u4E3A\u6613\u5931\u6027\u5B58\u50A8\u5668\uFF09\uFF0C\u9019\u8207\u5728\u65B7\u96FB\u5F8C\u9084\u80FD\u5132\u5B58\u8CC7\u6599\u7684ROM\u6216\u5FEB\u9583\u8A18\u61B6\u9AD4\u662F\u4E0D\u540C\u7684\u3002"@zh . "SRAM"@pt . . . . "SRAM"@es . . . . "Static Random Access Memory"@fr . . . "Statiskt minne eller Statiskt RAM (engelska: Static Random Access Memory (SRAM)) \u00E4r en snabb typ av l\u00E4s- och skrivbart datorminne som bland annat anv\u00E4nds som cacheminne i h\u00F6gpresterande mikroprocessorer. Det har d\u00E5 relativt h\u00F6g str\u00F6mf\u00F6rbrukning. Statiskt RAM avsett f\u00F6r l\u00E4gre hastigheter har \u00E5 andra sidan m\u00F6jlighet till extremt l\u00E5g str\u00F6mf\u00F6rbrukning (i storleken n\u00E5gra \u03BCA), s\u00E4rskilt d\u00E5 det skrives och l\u00E4ses mer infrekvent. Det anv\u00E4nds d\u00E4rf\u00F6r som bland annat arbetsminne f\u00F6r processorer i str\u00F6msn\u00E5la l\u00E5gprestanda-applikationer (olika typer av inbyggda system)."@sv . . . . . . "Static Random Access Memory"@ja . "\uC815\uC801 \uB7A8(\u975C\u7684 RAM, Static RAM) \uB610\uB294 \uC5D0\uC2A4\uB7A8(SRAM)\uC740 \uBC18\uB3C4\uCCB4 \uAE30\uC5B5 \uC7A5\uCE58\uC758 \uD55C \uC885\uB958\uC774\uB2E4. \uC8FC\uAE30\uC801\uC73C\uB85C \uB0B4\uC6A9\uC744 \uAC31\uC2E0\uD574 \uC8FC\uC5B4\uC57C \uD558\uB294 \uB514\uB7A8(DRAM, \uB3D9\uC801 \uB7A8)\uACFC\uB294 \uB2EC\uB9AC \uAE30\uC5B5 \uC7A5\uCE58\uC5D0 \uC804\uC6D0\uC774 \uACF5\uAE09\uB418\uB294 \uD55C \uADF8 \uB0B4\uC6A9\uC774 \uACC4\uC18D \uBCF4\uC874\uB41C\uB2E4. SRAM\uC740 \uC784\uC758 \uC811\uADFC \uAE30\uC5B5 \uC7A5\uCE58(\uB7A8, random access memory)\uC774\uBBC0\uB85C \uB370\uC774\uD130\uC758 \uC4F0\uACE0 \uC77D\uAE30\uAC00 \uC774\uB8E8\uC5B4\uC9C0\uB294 \uC8FC\uC18C\uC640 \uAD00\uACC4\uC5C6\uC774 \uC785\uCD9C\uB825\uC5D0 \uAC78\uB9AC\uB294 \uC2DC\uAC04\uC774 \uC77C\uC815\uD558\uB2E4. SRAM\uC740 DRAM\uC758 \uC77C\uC885\uC778 SDRAM\uACFC\uB294 \uC804\uD600 \uB2E4\uB978 \uAE30\uC5B5 \uC18C\uC790\uC774\uBBC0\uB85C \uC11C\uB85C \uAD6C\uBCC4\uB418\uC5B4\uC57C \uD55C\uB2E4. SRAM\uC5D0\uC11C \uAC01\uAC01\uC758 \uBE44\uD2B8\uB4E4\uC740 \uB124 \uAC1C\uC758 \uD2B8\uB79C\uC9C0\uC2A4\uD130\uB85C \uC774\uB8E8\uC5B4\uC9C4 \uB450 \uC30D\uC758 \uC778\uBC84\uD130\uC5D0 \uC800\uC7A5\uB41C\uB2E4. \uB450 \uC30D\uC758 \uC778\uBC84\uD130\uAC00 0\uACFC 1\uC758 \uAC12\uC744 \uC548\uC815\uB41C \uC0C1\uD0DC\uB85C \uC720\uC9C0\uD558\uACE0 \uB450 \uAC1C\uC758 \uC811\uADFC \uD2B8\uB79C\uC9C0\uC2A4\uD130\uAC00 \uC77D\uAE30\uC640 \uC4F0\uAE30 \uAE30\uB2A5\uC744 \uC218\uD589\uD55C\uB2E4. \uB530\uB77C\uC11C \uD55C \uAC1C\uC758 \uBE44\uD2B8\uB97C \uC800\uC7A5\uD558\uAE30 \uC704\uD574 \uC77C\uBC18\uC801\uC73C\uB85C \uC5EC\uB35F \uAC1C\uC758 \uD2B8\uB79C\uC9C0\uC2A4\uD130\uB97C \uD544\uC694\uB85C \uD55C\uB2E4. \uC624\uB978\uCABD \uADF8\uB9BC\uC5D0\uC11C\uB3C4 \uBCF4\uC774\uB294 \uAC83\uCC98\uB7FC SRAM\uC740 \uD68C\uB85C\uC758 \uB300\uCE6D \uAD6C\uC870\uB85C \uC778\uD574 DRAM\uBCF4\uB2E4 \uD6E8\uC52C \uBE60\uB978 \uC785\uCD9C\uB825\uC744 \uAC00\uB2A5\uD558\uAC8C \uD55C\uB2E4. \uB610\uD55C, \uBA54\uBAA8\uB9AC \uC8FC\uC18C\uC5D0 \uC811\uADFC\uD560 \uB54C \uC0C1\uC704 \uBE44\uD2B8\uC640 \uD558\uC704 \uBE44\uD2B8 \uC21C\uC11C\uB85C \uB450 \uBC88 \uC811\uADFC\uD574\uC57C \uD558\uB294 DRAM\uACFC \uB2EC\uB9AC SRAM\uC740 \uD55C\uBC88\uC5D0 \uC811\uADFC\uD560 \uC218 \uC788\uB294 \uC7A5\uC810\uC774 \uC788\uB2E4."@ko . "SRAM"@uk . "SRAM (statick\u00E1 pam\u011B\u0165, anglicky Static Random Access Memory) je v informatice ozna\u010Den\u00ED polovodi\u010Dov\u00E9 pam\u011Bti typu RAM realizovan\u00E9 bistabiln\u00EDm klopn\u00FDm obvodem. Ozna\u010Den\u00ED statick\u00E1 se vztahuje k tomu, \u017Ee SRAM nepot\u0159ebuje periodickou obnovu ulo\u017Een\u00FDch dat (na rozd\u00EDl od pam\u011Bti typu DRAM). SRAM je velmi rychl\u00E1, ale kv\u016Fli vy\u0161\u0161\u00ED slo\u017Eitosti i drah\u00E1, a proto je v po\u010D\u00EDta\u010D\u00EDch pou\u017E\u00EDv\u00E1na nap\u0159\u00EDklad jako hardwarov\u00E1 cache v mikroprocesoru (tj. jej\u00ED velikost je v\u00FDrazn\u011B men\u0161\u00ED ne\u017E velikost opera\u010Dn\u00ED pam\u011Bti RAM)."@cs . "SRAM"@it . "SRAM (ang. Static Random Access Memory), statyczna pami\u0119\u0107 o dost\u0119pie swobodnym \u2013 typ pami\u0119ci p\u00F3\u0142przewodnikowej stosowanej w komputerach, s\u0142u\u017Cy jako pami\u0119\u0107 buforuj\u0105ca mi\u0119dzy pami\u0119ci\u0105 operacyjn\u0105 i procesorem. S\u0142owo \u201Estatyczna\u201D oznacza, \u017Ce pami\u0119\u0107 SRAM przechowuje dane tak d\u0142ugo, jak d\u0142ugo w\u0142\u0105czone jest zasilanie, w odr\u00F3\u017Cnieniu od pami\u0119ci dynamicznej (DRAM), kt\u00F3ra wymaga okresowego od\u015Bwie\u017Cania."@pl . . . . "SRAM (de l'angl\u00E8s, Static Random Access Memory) \u00E9s un tipus de mem\u00F2ria d'ordinador prim\u00E0ria que normalment s'utilitza en la implementaci\u00F3 de la mem\u00F2ria cau dels ordinadors. Les mem\u00F2ries SRAM no nom\u00E9s s'utilitzen en les mem\u00F2ries cau de l'ordinador sin\u00F3 que tenen altres \u00E0mbits d'\u00FAs com els m\u00F2dems router, les impressores, c\u00E0meres de fotografia digital o aplicacions de sistemes electr\u00F2nics, ja que la seva velocitat millora el rendiment d'aquestes aplicacions."@ca . "La m\u00E9moire vive statique (ou SRAM de l'anglais Static Random Access Memory) est un type de m\u00E9moire vive utilisant des bascules pour m\u00E9moriser les donn\u00E9es. Mais contrairement \u00E0 la m\u00E9moire dynamique, elle n'a pas besoin de rafra\u00EEchir p\u00E9riodiquement son contenu. Comme la m\u00E9moire dynamique, elle est volatile : elle ne peut se passer d'alimentation sous peine de voir les informations effac\u00E9es irr\u00E9m\u00E9diablement."@fr . "22604"^^ . . "SRAM (de l'angl\u00E8s, Static Random Access Memory) \u00E9s un tipus de mem\u00F2ria d'ordinador prim\u00E0ria que normalment s'utilitza en la implementaci\u00F3 de la mem\u00F2ria cau dels ordinadors. Les mem\u00F2ries SRAM no nom\u00E9s s'utilitzen en les mem\u00F2ries cau de l'ordinador sin\u00F3 que tenen altres \u00E0mbits d'\u00FAs com els m\u00F2dems router, les impressores, c\u00E0meres de fotografia digital o aplicacions de sistemes electr\u00F2nics, ja que la seva velocitat millora el rendiment d'aquestes aplicacions. Una cel\u00B7la de mem\u00F2ria SRAM est\u00E0 normalment formada per sis transistors, tecnologia anomenada 6T memory cells, en contrast de les mem\u00F2ries DRAM que nom\u00E9s contenen un transistor, per tant s\u00F3n 1T memory cells. El fet de tenir tants transistors permet afegir registres o ports addicionals que permeten augmentar m\u00E9s la velocitat. Les mem\u00F2ries SRAM estan fabricades amb la tecnologia CMOS que redueixen els nivells de consum, ja que estan fetes de forma que l'\u00FAnica energia que fan despendre dels xips s\u00F3n les interfer\u00E8ncies el\u00E8ctriques passatgeres."@ca . "SRAM"@ca . . . . . . . "SRAM son las siglas de la voz inglesa Static Random Access Memory, que significa memoria est\u00E1tica de acceso aleatorio (o RAM est\u00E1tica), para denominar a un tipo de tecnolog\u00EDa de memoria RAM basada en semiconductores, capaz de mantener los datos, mientras siga alimentada, sin necesidad de circuito de refresco. Este concepto surge en oposici\u00F3n al de memoria DRAM (RAM din\u00E1mica), con la que se denomina al tipo de tecnolog\u00EDa RAM basada en condensadores, que s\u00ED necesita refresco din\u00E1mico de sus cargas.\u200B Existen dos tipos: vol\u00E1tiles y no vol\u00E1tiles, cuya diferencia estriba en si los datos permanecen o se volatilizan en ausencia de alimentaci\u00F3n el\u00E9ctrica."@es . . "\u0421\u0442\u0430\u0442\u0438\u0447\u0435\u0441\u043A\u0430\u044F \u043F\u0430\u043C\u044F\u0442\u044C \u0441 \u043F\u0440\u043E\u0438\u0437\u0432\u043E\u043B\u044C\u043D\u044B\u043C \u0434\u043E\u0441\u0442\u0443\u043F\u043E\u043C (SRAM, static random access memory) \u2014 \u043F\u043E\u043B\u0443\u043F\u0440\u043E\u0432\u043E\u0434\u043D\u0438\u043A\u043E\u0432\u0430\u044F \u043E\u043F\u0435\u0440\u0430\u0442\u0438\u0432\u043D\u0430\u044F \u043F\u0430\u043C\u044F\u0442\u044C, \u0432 \u043A\u043E\u0442\u043E\u0440\u043E\u0439 \u043A\u0430\u0436\u0434\u044B\u0439 \u0434\u0432\u043E\u0438\u0447\u043D\u044B\u0439 \u0438\u043B\u0438 \u0442\u0440\u043E\u0438\u0447\u043D\u044B\u0439 \u0440\u0430\u0437\u0440\u044F\u0434 \u0445\u0440\u0430\u043D\u0438\u0442\u0441\u044F \u0432 \u0441\u0445\u0435\u043C\u0435 \u0441 \u043F\u043E\u043B\u043E\u0436\u0438\u0442\u0435\u043B\u044C\u043D\u043E\u0439 \u043E\u0431\u0440\u0430\u0442\u043D\u043E\u0439 \u0441\u0432\u044F\u0437\u044C\u044E, \u043F\u043E\u0437\u0432\u043E\u043B\u044F\u044E\u0449\u0435\u0439 \u043F\u043E\u0434\u0434\u0435\u0440\u0436\u0438\u0432\u0430\u0442\u044C \u0441\u043E\u0441\u0442\u043E\u044F\u043D\u0438\u0435 \u0431\u0435\u0437 \u0440\u0435\u0433\u0435\u043D\u0435\u0440\u0430\u0446\u0438\u0438, \u043D\u0435\u043E\u0431\u0445\u043E\u0434\u0438\u043C\u043E\u0439 \u0432 \u0434\u0438\u043D\u0430\u043C\u0438\u0447\u0435\u0441\u043A\u043E\u0439 \u043F\u0430\u043C\u044F\u0442\u0438 (DRAM). \u0422\u0435\u043C \u043D\u0435 \u043C\u0435\u043D\u0435\u0435 \u0441\u043E\u0445\u0440\u0430\u043D\u044F\u0442\u044C \u0434\u0430\u043D\u043D\u044B\u0435 \u0431\u0435\u0437 \u043F\u0435\u0440\u0435\u0437\u0430\u043F\u0438\u0441\u0438 SRAM \u043C\u043E\u0436\u0435\u0442, \u0442\u043E\u043B\u044C\u043A\u043E \u043F\u043E\u043A\u0430 \u0435\u0441\u0442\u044C \u043F\u0438\u0442\u0430\u043D\u0438\u0435, \u0442\u043E \u0435\u0441\u0442\u044C SRAM \u043E\u0441\u0442\u0430\u0435\u0442\u0441\u044F \u044D\u043D\u0435\u0440\u0433\u043E\u0437\u0430\u0432\u0438\u0441\u0438\u043C\u044B\u043C \u0442\u0438\u043F\u043E\u043C \u043F\u0430\u043C\u044F\u0442\u0438. \u041F\u0440\u043E\u0438\u0437\u0432\u043E\u043B\u044C\u043D\u044B\u0439 \u0434\u043E\u0441\u0442\u0443\u043F (RAM \u2014 random access memory) \u2014 \u0432\u043E\u0437\u043C\u043E\u0436\u043D\u043E\u0441\u0442\u044C \u0432\u044B\u0431\u0438\u0440\u0430\u0442\u044C \u0434\u043B\u044F \u0437\u0430\u043F\u0438\u0441\u0438/\u0447\u0442\u0435\u043D\u0438\u044F \u043B\u044E\u0431\u043E\u0439 \u0438\u0437 \u0431\u0438\u0442\u043E\u0432 (\u0447\u0430\u0449\u0435 \u2014 \u0431\u0430\u0439\u0442\u043E\u0432, \u0437\u0430\u0432\u0438\u0441\u0438\u0442 \u043E\u0442 \u043E\u0441\u043E\u0431\u0435\u043D\u043D\u043E\u0441\u0442\u0435\u0439 \u043A\u043E\u043D\u0441\u0442\u0440\u0443\u043A\u0446\u0438\u0438), \u0432 \u043E\u0442\u043B\u0438\u0447\u0438\u0435 \u043E\u0442 \u043F\u0430\u043C\u044F\u0442\u0438 \u0441 \u043F\u043E\u0441\u043B\u0435\u0434\u043E\u0432\u0430\u0442\u0435\u043B\u044C\u043D\u044B\u043C \u0434\u043E\u0441\u0442\u0443\u043F\u043E\u043C (SAM, \u0430\u043D\u0433\u043B. sequential access memory)."@ru . . . . . . "SRAM"@cs . . . . . . . . . . . "SRAM (statick\u00E1 pam\u011B\u0165, anglicky Static Random Access Memory) je v informatice ozna\u010Den\u00ED polovodi\u010Dov\u00E9 pam\u011Bti typu RAM realizovan\u00E9 bistabiln\u00EDm klopn\u00FDm obvodem. Ozna\u010Den\u00ED statick\u00E1 se vztahuje k tomu, \u017Ee SRAM nepot\u0159ebuje periodickou obnovu ulo\u017Een\u00FDch dat (na rozd\u00EDl od pam\u011Bti typu DRAM). SRAM je velmi rychl\u00E1, ale kv\u016Fli vy\u0161\u0161\u00ED slo\u017Eitosti i drah\u00E1, a proto je v po\u010D\u00EDta\u010D\u00EDch pou\u017E\u00EDv\u00E1na nap\u0159\u00EDklad jako hardwarov\u00E1 cache v mikroprocesoru (tj. jej\u00ED velikost je v\u00FDrazn\u011B men\u0161\u00ED ne\u017E velikost opera\u010Dn\u00ED pam\u011Bti RAM). Term\u00EDn SRAM obvykle ozna\u010Duje volatiln\u00ED pam\u011B\u0165 (po odpojen\u00ED zapomene sv\u016Fj obsah). Pam\u011B\u0165 SRAM m\u00E1 v klidov\u00E9m stavu velmi n\u00EDzkou spot\u0159ebu, tak\u017Ee pokud pot\u0159ebujeme nevolatiln\u00ED RAM, lze toho dos\u00E1hnout malou pomocnou bateri\u00ED, kter\u00E1 nap\u00E1j\u00ED RAM po odpojen\u00ED po\u010D\u00EDta\u010De od zdroje. Nev\u00FDhodou je, \u017Ee baterii b\u00FDv\u00E1 nutn\u00E9 po n\u011Bkolika letech vym\u011Bnit, zat\u00EDmco \u017Eivotnost SRAM je mnohem del\u0161\u00ED. V sou\u010Dasnosti (2016) ji\u017E existuj\u00ED technologie pro nevolatiln\u00ED RAM, ale zat\u00EDm nejsou p\u0159\u00EDli\u0161 roz\u0161\u00ED\u0159en\u00E9."@cs . . . "La memoria ad accesso casuale statica, o SRAM (acronimo di static random access memory), \u00E8 un tipo di RAM volatile che non necessita di memory refresh. I banchi di memoria SRAM consentono di mantenere le informazioni per un tempo teoricamente infinito, hanno bassi tempi di lettura e bassi consumi, specialmente in condizioni statiche. La necessit\u00E0 di usare molti componenti per cella le rende per\u00F2 pi\u00F9 costose delle DRAM."@it . . . "\u975C\u614B\u96A8\u6A5F\u5B58\u53D6\u5B58\u50A8\u5668\uFF08Static Random Access Memory\uFF0CSRAM\uFF09\u662F\u96A8\u6A5F\u5B58\u53D6\u5B58\u50A8\u5668\u7684\u4E00\u7A2E\u3002\u6240\u8B02\u7684\u300C\u975C\u614B\u300D\uFF0C\u662F\u6307\u9019\u7A2E\u5B58\u50A8\u5668\u53EA\u8981\u4FDD\u6301\u901A\u96FB\uFF0C\u88E1\u9762\u5132\u5B58\u7684\u6570\u636E\u5C31\u53EF\u4EE5\u6046\u5E38\u4FDD\u6301\u3002\u76F8\u5C0D\u4E4B\u4E0B\uFF0C\u52D5\u614B\u96A8\u6A5F\u5B58\u53D6\u8A18\u61B6\u9AD4\uFF08DRAM\uFF09\u88E1\u9762\u6240\u5132\u5B58\u7684\u6570\u636E\u5C31\u9700\u8981\u9031\u671F\u6027\u5730\u66F4\u65B0\u3002\u7136\u800C\uFF0C\u7576\u96FB\u529B\u4F9B\u61C9\u505C\u6B62\u6642\uFF0CSRAM\u5132\u5B58\u7684\u6570\u636E\u9084\u662F\u6703\u6D88\u5931\uFF08\u88AB\u79F0\u4E3A\u6613\u5931\u6027\u5B58\u50A8\u5668\uFF09\uFF0C\u9019\u8207\u5728\u65B7\u96FB\u5F8C\u9084\u80FD\u5132\u5B58\u8CC7\u6599\u7684ROM\u6216\u5FEB\u9583\u8A18\u61B6\u9AD4\u662F\u4E0D\u540C\u7684\u3002"@zh . . . "SRAM son las siglas de la voz inglesa Static Random Access Memory, que significa memoria est\u00E1tica de acceso aleatorio (o RAM est\u00E1tica), para denominar a un tipo de tecnolog\u00EDa de memoria RAM basada en semiconductores, capaz de mantener los datos, mientras siga alimentada, sin necesidad de circuito de refresco. Este concepto surge en oposici\u00F3n al de memoria DRAM (RAM din\u00E1mica), con la que se denomina al tipo de tecnolog\u00EDa RAM basada en condensadores, que s\u00ED necesita refresco din\u00E1mico de sus cargas.\u200B"@es . . . . . "Static RAM\u30FBSRAM\uFF08\u30B9\u30BF\u30C6\u30A3\u30C3\u30AF\u30E9\u30E0\u30FB\u30A8\u30B9\u30E9\u30E0\uFF09\u306F\u3001\u534A\u5C0E\u4F53\u30E1\u30E2\u30EA\u306E\u4E00\u7A2E\u3067\u3042\u308B\u3002DRAM\uFF08\u30C0\u30A4\u30CA\u30DF\u30C3\u30AF\uFF08\u52D5\u7684\uFF09RAM\uFF09\u306B\u5BFE\u3057\u3066\u3001\u300C\u30B9\u30BF\u30C6\u30A3\u30C3\u30AF(\u9759\u7684)\u306A\u56DE\u8DEF\u65B9\u5F0F\u306B\u3088\u308A\u60C5\u5831\u3092\u8A18\u61B6\u3059\u308B\u3082\u306E\u300D\u3067\u3042\u308B\u3053\u3068\u304B\u3089\u305D\u306E\u540D\u304C\u3042\u308B\u3002\u8A73\u3057\u304F\u306F\u6982\u8981\u3092\u53C2\u7167\u3002 \u8AAD\u307F\u66F8\u304D\u53EF\u80FD\u3068\u3044\u3046\u610F\u5473\u3067\u6163\u7528\u7684\u306B\u540D\u524D\u306BRAM\uFF08\u30E9\u30F3\u30C0\u30E0\u30A2\u30AF\u30BB\u30B9\u30E1\u30E2\u30EA\u3001Random Access Memory\uFF09\u304C\u5165\u3063\u3066\u3044\u308B\u304C\u3001\u53B3\u5BC6\u306B\u306F\u672C\u6765\u306E\u610F\u5473\u3068\u306F\u7570\u306A\u308B\u305F\u3081\u3001\u5F53\u8A72\u9805\u76EE\u3092\u53C2\u7167\u3055\u308C\u305F\u3044\u3002\u3053\u308C\u306FDRAM\u3082\u540C\u69D8\u3067\u3042\u308B\u3002"@ja . . . . "Static random-access memory"@en . "\uC815\uC801 \uB7A8"@ko . . . . "Static random-access memory (deutsch: statisches RAM, Abk\u00FCrzung: SRAM) bezeichnet einen elektronischen Speicherbaustein. Zusammen mit dem dynamischen RAM (DRAM) bildet es die Gruppe der fl\u00FCchtigen (volatil; engl. volatile) Speicher, das hei\u00DFt, die gespeicherte Information geht bei Abschaltung der Betriebsspannung verloren. Im Gegensatz zu DRAM ben\u00F6tigt der SRAM kein periodisches (dynamisches) Auffrischen (engl. refresh) zur Vermeidung von Datenverlust in jeder Datenzelle, sondern beh\u00E4lt seine Dateninformation, solange die Betriebsspannung anliegt."@de . . . "\uC815\uC801 \uB7A8(\u975C\u7684 RAM, Static RAM) \uB610\uB294 \uC5D0\uC2A4\uB7A8(SRAM)\uC740 \uBC18\uB3C4\uCCB4 \uAE30\uC5B5 \uC7A5\uCE58\uC758 \uD55C \uC885\uB958\uC774\uB2E4. \uC8FC\uAE30\uC801\uC73C\uB85C \uB0B4\uC6A9\uC744 \uAC31\uC2E0\uD574 \uC8FC\uC5B4\uC57C \uD558\uB294 \uB514\uB7A8(DRAM, \uB3D9\uC801 \uB7A8)\uACFC\uB294 \uB2EC\uB9AC \uAE30\uC5B5 \uC7A5\uCE58\uC5D0 \uC804\uC6D0\uC774 \uACF5\uAE09\uB418\uB294 \uD55C \uADF8 \uB0B4\uC6A9\uC774 \uACC4\uC18D \uBCF4\uC874\uB41C\uB2E4. SRAM\uC740 \uC784\uC758 \uC811\uADFC \uAE30\uC5B5 \uC7A5\uCE58(\uB7A8, random access memory)\uC774\uBBC0\uB85C \uB370\uC774\uD130\uC758 \uC4F0\uACE0 \uC77D\uAE30\uAC00 \uC774\uB8E8\uC5B4\uC9C0\uB294 \uC8FC\uC18C\uC640 \uAD00\uACC4\uC5C6\uC774 \uC785\uCD9C\uB825\uC5D0 \uAC78\uB9AC\uB294 \uC2DC\uAC04\uC774 \uC77C\uC815\uD558\uB2E4. SRAM\uC740 DRAM\uC758 \uC77C\uC885\uC778 SDRAM\uACFC\uB294 \uC804\uD600 \uB2E4\uB978 \uAE30\uC5B5 \uC18C\uC790\uC774\uBBC0\uB85C \uC11C\uB85C \uAD6C\uBCC4\uB418\uC5B4\uC57C \uD55C\uB2E4. SRAM\uC5D0\uC11C \uAC01\uAC01\uC758 \uBE44\uD2B8\uB4E4\uC740 \uB124 \uAC1C\uC758 \uD2B8\uB79C\uC9C0\uC2A4\uD130\uB85C \uC774\uB8E8\uC5B4\uC9C4 \uB450 \uC30D\uC758 \uC778\uBC84\uD130\uC5D0 \uC800\uC7A5\uB41C\uB2E4. \uB450 \uC30D\uC758 \uC778\uBC84\uD130\uAC00 0\uACFC 1\uC758 \uAC12\uC744 \uC548\uC815\uB41C \uC0C1\uD0DC\uB85C \uC720\uC9C0\uD558\uACE0 \uB450 \uAC1C\uC758 \uC811\uADFC \uD2B8\uB79C\uC9C0\uC2A4\uD130\uAC00 \uC77D\uAE30\uC640 \uC4F0\uAE30 \uAE30\uB2A5\uC744 \uC218\uD589\uD55C\uB2E4. \uB530\uB77C\uC11C \uD55C \uAC1C\uC758 \uBE44\uD2B8\uB97C \uC800\uC7A5\uD558\uAE30 \uC704\uD574 \uC77C\uBC18\uC801\uC73C\uB85C \uC5EC\uB35F \uAC1C\uC758 \uD2B8\uB79C\uC9C0\uC2A4\uD130\uB97C \uD544\uC694\uB85C \uD55C\uB2E4. \uC624\uB978\uCABD \uADF8\uB9BC\uC5D0\uC11C\uB3C4 \uBCF4\uC774\uB294 \uAC83\uCC98\uB7FC SRAM\uC740 \uD68C\uB85C\uC758 \uB300\uCE6D \uAD6C\uC870\uB85C \uC778\uD574 DRAM\uBCF4\uB2E4 \uD6E8\uC52C \uBE60\uB978 \uC785\uCD9C\uB825\uC744 \uAC00\uB2A5\uD558\uAC8C \uD55C\uB2E4. \uB610\uD55C, \uBA54\uBAA8\uB9AC \uC8FC\uC18C\uC5D0 \uC811\uADFC\uD560 \uB54C \uC0C1\uC704 \uBE44\uD2B8\uC640 \uD558\uC704 \uBE44\uD2B8 \uC21C\uC11C\uB85C \uB450 \uBC88 \uC811\uADFC\uD574\uC57C \uD558\uB294 DRAM\uACFC \uB2EC\uB9AC SRAM\uC740 \uD55C\uBC88\uC5D0 \uC811\uADFC\uD560 \uC218 \uC788\uB294 \uC7A5\uC810\uC774 \uC788\uB2E4."@ko . . "63915"^^ . . . . . . "\u0630\u0627\u0643\u0631\u0629 \u0627\u0644\u0648\u0635\u0648\u0644 \u0627\u0644\u0639\u0634\u0648\u0627\u0626\u064A \u0627\u0644\u0633\u0627\u0643\u0646\u0629 (\u0628\u0627\u0644\u0625\u0646\u062C\u0644\u064A\u0632\u064A\u0629: Static random access memory )\u200F \u0648\u0627\u062E\u062A\u0635\u0627\u0631\u0627\u064B (SRAM) \u0648\u0647\u064A \u0646\u0648\u0639 \u0645\u0646 \u0630\u0627\u0643\u0631\u0629 \u0627\u0644\u0648\u0635\u0648\u0644 \u0627\u0644\u0639\u0634\u0648\u0627\u0626\u064A \u062A\u0635\u0646\u0639 \u0645\u0646 \u0645\u0648\u0627\u062F \u0646\u0635\u0641 \u0646\u0627\u0642\u0644\u0629 \u062D\u064A\u062B \u0623\u0646 \u062A\u0633\u0645\u064A\u062A\u0647\u0627 \u0628\u0627\u0644\u0633\u0627\u0643\u0646\u0629 \u062A\u0639\u0646\u064A \u0623\u0646\u0647\u0627 \u0644\u064A\u0633\u062A \u0628\u062D\u0627\u062C\u0629 \u0625\u0644\u0649 \u0625\u0639\u0627\u062F\u0629 \u0625\u0646\u0639\u0627\u0634\u0647\u0627 \u0628\u0634\u0643\u0644 \u062F\u0648\u0631\u064A \u0645\u062B\u0644 \u0630\u0627\u0643\u0631\u0629 \u0627\u0644\u0648\u0635\u0648\u0644 \u0627\u0644\u0639\u0634\u0648\u0627\u0626\u064A \u0627\u0644\u062F\u064A\u0646\u0627\u0645\u064A\u0643\u064A\u0629 \u062D\u064A\u062B \u0623\u0646\u0647\u0627 \u062A\u0633\u062A\u062E\u062F\u0645 \u062F\u0627\u0626\u0631\u0629 \u0645\u063A\u0644\u0627\u0642 \u0644\u062A\u062E\u0632\u064A\u0646 \u0627\u0644\u0628\u064A\u0627\u0646\u0627\u062A. \u062A\u0642\u0648\u0645 \u0628\u062A\u062E\u0632\u064A\u0646 \u0627\u0644\u0628\u064A\u0627\u0646\u0627\u062A \u0639\u0644\u0649 \u0648\u062D\u062F\u0627\u062A \u062A\u062E\u0632\u064A\u0646 \u0645\u0624\u0644\u0641\u0629 \u0645\u0646 \u062A\u0631\u0627\u0646\u0632\u0633\u062A\u0648\u0631 (\u0644\u0647 \u062D\u0627\u0644\u062A\u064A\u0646 \u0625\u0645\u0627 \u0639\u0628\u0648\u0631 \u0623\u0648 \u0639\u062F\u0645 \u0639\u0628\u0648\u0631) \u0648\u0645\u0646 \u0635\u0641\u0627\u062A \u0647\u0630\u0627 \u0627\u0644\u0646\u0648\u0639 \u0623\u0646\u0647 \u064A\u0633\u062A\u0647\u0644\u0643 \u0637\u0627\u0642\u0629 \u0623\u0642\u0644 \u0645\u0646 \u0646\u0648\u0639 (D RAM) \u0648\u0623\u0633\u0631\u0639 \u0628\u0643\u062B\u064A\u0631 \u0648\u0623\u063A\u0644\u0649 \u0645\u0646\u0647."@ar . "Memori akses acak statik"@in . . . . "Pami\u0119\u0107 statyczna"@pl . . . . . . . "\u9759\u6001\u968F\u673A\u5B58\u53D6\u5B58\u50A8\u5668"@zh . "\u0630\u0627\u0643\u0631\u0629 \u0627\u0644\u0648\u0635\u0648\u0644 \u0627\u0644\u0639\u0634\u0648\u0627\u0626\u064A \u0627\u0644\u0633\u0627\u0643\u0646\u0629"@ar . . .