"March 2021"@en . . . "\u0412 \u0435\u043B\u0435\u043A\u0442\u0440\u043E\u043D\u0456\u0446\u0456, \u0441\u0438\u043D\u0442\u0435\u0437 \u043B\u043E\u0433\u0456\u043A\u0438 \u2014 \u043F\u0440\u043E\u0446\u0435\u0441 \u0437\u0430 \u0434\u043E\u043F\u043E\u043C\u043E\u0433\u043E\u044E \u044F\u043A\u043E\u0433\u043E \u0430\u0431\u0441\u0442\u0440\u0430\u043A\u0442\u043D\u0438\u0439 \u043E\u043F\u0438\u0441 \u0431\u0430\u0436\u0430\u043D\u043E\u0457 \u043F\u043E\u0432\u0435\u0434\u0456\u043D\u043A\u0438 \u0435\u043B\u0435\u043A\u0442\u0440\u043E\u043D\u043D\u043E\u0457 \u0441\u0445\u0435\u043C\u0438, \u044F\u043A \u043F\u0440\u0430\u0432\u0438\u043B\u043E \u043D\u0430 \u0440\u0456\u0432\u043D\u0456 \u043F\u0435\u0440\u0435\u0434\u0430\u0447\u0456 \u0440\u0435\u0433\u0456\u0441\u0442\u0440\u0456\u0432 (\u0430\u043D\u0433\u043B. Register-transfer level, RTL), \u043F\u0435\u0440\u0435\u0442\u0432\u043E\u0440\u044E\u0454\u0442\u044C\u0441\u044F \u043D\u0430 \u043A\u043E\u043D\u0441\u0442\u0440\u0443\u043A\u0442\u043E\u0440\u0441\u044C\u043A\u0443 \u0440\u0435\u0430\u043B\u0456\u0437\u0430\u0446\u0456\u044E \u0432 \u0442\u0435\u0440\u043C\u0456\u043D\u0430\u0445 \u043B\u043E\u0433\u0456\u0447\u043D\u0438\u0445 \u0432\u0435\u043D\u0442\u0438\u043B\u0456\u0432, \u044F\u043A \u043F\u0440\u0430\u0432\u0438\u043B\u043E \u0437\u0430 \u0434\u043E\u043F\u043E\u043C\u043E\u0433\u043E\u044E \u043A\u043E\u043C\u043F'\u044E\u0442\u0435\u0440\u043D\u043E\u0457 \u043F\u0440\u043E\u0433\u0440\u0430\u043C\u0438, \u0449\u043E \u0432\u0456\u0434\u043D\u043E\u0441\u0438\u0442\u044C\u0441\u044F \u0434\u043E \u043A\u043B\u0430\u0441\u0443 \u0437\u0430\u0441\u043E\u0431\u0456\u0432 \u0441\u0438\u043D\u0442\u0435\u0437\u0443\u0432\u0430\u043D\u043D\u044F (\u0430\u043D\u0433\u043B. synthesis tool). \u0422\u0438\u043F\u043E\u0432\u0438\u043C \u043F\u0440\u0438\u043A\u043B\u0430\u0434\u043E\u043C \u0446\u0456\u0454\u0457 \u043F\u0440\u043E\u0446\u0435\u0434\u0443\u0440\u0438 \u0454 \u0441\u0438\u043D\u0442\u0435\u0437 \u043F\u0440\u043E\u0454\u043A\u0442\u0456\u0432, \u043E\u043F\u0438\u0441\u0430\u043D\u0438\u0445 \u043C\u043E\u0432\u0430\u043C\u0438 \u043E\u043F\u0438\u0441\u0443 \u0430\u043F\u0430\u0440\u0430\u0442\u0443\u0440\u0438 (\u0430\u043D\u0433\u043B. hardware description language), \u0434\u043E \u044F\u043A\u0438\u0445 \u0432\u0456\u0434\u043D\u043E\u0441\u044F\u0442\u044C\u0441\u044F VHDL \u0442\u0430 Verilog. \u0414\u0435\u044F\u043A\u0456 \u0437\u0430\u0441\u043E\u0431\u0438 \u0441\u0438\u043D\u0442\u0435\u0437\u0443\u0432\u0430\u043D\u043D\u044F \u0433\u0435\u043D\u0435\u0440\u0443\u044E\u0442\u044C \u0431\u0456\u0442\u043E\u0432\u0456 \u043F\u043E\u0442\u043E\u043A\u0438 \u0434\u043B\u044F \u041F\u041B\u0406\u0421 \u043A\u043E\u043C\u043F\u043E\u043D\u0435\u043D\u0442\u0456\u0432 \u0442\u0430\u043A\u0438\u0445 \u044F\u043A PAL \u0430\u0431\u043E FPGA, \u0432 \u0442\u043E\u0439 \u0447\u0430\u0441 \u044F\u043A \u0456\u043D\u0448\u0456 \u043C\u0430\u044E\u0442\u044C \u043D\u0430 \u043C\u0435\u0442\u0456 \u0441\u0442\u0432\u043E\u0440\u044E\u0432\u0430\u0442\u0438 ASIC \u043A\u043E\u043C\u043F\u043E\u043D\u0435\u043D\u0442\u0438. \u0421\u0438\u043D\u0442\u0435\u0437 \u043B\u043E\u0433\u0456\u043A\u0438 \u0454 \u043E\u0434\u043D\u0438\u043C \u0456\u0437 \u0430\u0441\u043F\u0435\u043A\u0442\u0456\u0432 \u0430\u0432\u0442\u043E\u043C\u0430\u0442\u0438\u0437\u0430\u0446\u0456\u0457 \u043F\u0440\u043E\u0454\u043A\u0442\u0443\u0432\u0430\u043D\u043D\u044F \u0435\u043B\u0435\u043A\u0442\u0440\u043E\u043D\u043D\u0438\u0445 \u0441\u0438\u0441\u0442\u0435\u043C."@uk . . "En \u00E9lectronique, la synth\u00E8se logique (anglais : RTL synthesis) est la traduction d'une forme abstraite de description du comportement d'un circuit (voir Register Transfer Level) en sa r\u00E9alisation concr\u00E8te sous forme de portes logiques. Le point de d\u00E9part peut \u00EAtre un langage de description de mat\u00E9riel comme VHDL ou Verilog, un sch\u00E9ma logique du circuit. D'autres sources sont venues s'additionner depuis les ann\u00E9es 2010, comme l'utilisation de la programmation en OpenCL. Le point d'arriv\u00E9e peut \u00EAtre un code objet pour un CPLD ou FPGA ou la cr\u00E9ation d'un ASIC."@fr . . . "\u0627\u0644\u062A\u0635\u0645\u064A\u0645 \u0627\u0644\u0645\u0646\u0637\u0642\u064A (Logic Design) \u0623\u0648 \u0627\u0644\u062A\u0635\u0645\u064A\u0645 \u0627\u0644\u0631\u0642\u0645\u064A (Digital Design) \u0647\u0648 \u0639\u0644\u0645 \u0645\u062A\u062E\u0635\u0635 \u0628\u0627\u0644\u062F\u0648\u0627\u0626\u0631 \u0627\u0644\u0625\u0644\u0643\u062A\u0631\u0648\u0646\u064A\u0629 \u0627\u0644\u0631\u0642\u0645\u064A\u0629\u060C \u0627\u0644\u062A\u064A \u062A\u064F\u0633\u062A\u062E\u062F\u0645 \u0641\u064A \u062A\u0635\u0645\u064A\u0645 \u0646\u0638\u0645 \u0643\u0627\u0644\u062D\u0648\u0627\u0633\u064A\u0628 \u0627\u0644\u0631\u0642\u0645\u064A\u0629 (digital computers) \u0648\u0627\u0644\u0622\u0644\u0627\u062A \u0627\u0644\u062D\u0627\u0633\u0628\u0629 \u0627\u0644\u0625\u0644\u0643\u062A\u0631\u0648\u0646\u064A\u0640\u0629 (electronic calculators) \u0648\u0645\u0639\u062F\u0627\u062A \u0627\u0644\u0627\u062A\u0635\u0627\u0644 \u0627\u0644\u0631\u0642\u0645\u064A\u0629 \u0648\u062A\u0637\u0628\u064A\u0642\u0627\u062A \u0623\u062E\u0631\u0649 \u0639\u062F\u064A\u062F\u0629 \u062A\u062A\u0637\u0644\u0628 \u0645\u0639\u062F\u0627\u062A \u0631\u0642\u0645\u064A\u0629 \u0625\u0644\u0643\u062A\u0631\u0648\u0646\u064A\u0629."@ar . "1082894"^^ . . "y"@en . . . "\u041B\u043E\u0433\u0438\u0447\u0435\u0441\u043A\u0438\u0439 \u0441\u0438\u043D\u0442\u0435\u0437 \u0432 \u044D\u043B\u0435\u043A\u0442\u0440\u043E\u043D\u0438\u043A\u0435 \u2014 \u043F\u0440\u043E\u0446\u0435\u0441\u0441 \u043F\u043E\u043B\u0443\u0447\u0435\u043D\u0438\u044F \u0441\u043F\u0438\u0441\u043A\u0430 \u0441\u043E\u0435\u0434\u0438\u043D\u0435\u043D\u0438\u0439 \u043B\u043E\u0433\u0438\u0447\u0435\u0441\u043A\u0438\u0445 \u0432\u0435\u043D\u0442\u0438\u043B\u0435\u0439 \u0438\u0437 \u0430\u0431\u0441\u0442\u0440\u0430\u043A\u0442\u043D\u043E\u0439 \u043C\u043E\u0434\u0435\u043B\u0438 \u043F\u043E\u0432\u0435\u0434\u0435\u043D\u0438\u044F \u043B\u043E\u0433\u0438\u0447\u0435\u0441\u043A\u043E\u0439 \u0441\u0445\u0435\u043C\u044B (\u043D\u0430\u043F\u0440\u0438\u043C\u0435\u0440, \u043D\u0430 \u0443\u0440\u043E\u0432\u043D\u0435 \u0440\u0435\u0433\u0438\u0441\u0442\u0440\u043E\u0432\u044B\u0445 \u043F\u0435\u0440\u0435\u0434\u0430\u0447). \u041D\u0430\u0438\u0431\u043E\u043B\u0435\u0435 \u0440\u0430\u0441\u043F\u0440\u043E\u0441\u0442\u0440\u0430\u043D\u0435\u043D\u043D\u044B\u0439 \u043F\u0440\u0438\u043C\u0435\u0440 \u044D\u0442\u043E\u0433\u043E \u043F\u0440\u043E\u0446\u0435\u0441\u0441\u0430 \u2014 \u0441\u0438\u043D\u0442\u0435\u0437 \u0441\u043F\u0435\u0446\u0438\u0444\u0438\u043A\u0430\u0446\u0438\u0439, \u043D\u0430\u043F\u0438\u0441\u0430\u043D\u043D\u044B\u0445 \u043D\u0430 \u044F\u0437\u044B\u043A\u0430\u0445 \u043E\u043F\u0438\u0441\u0430\u043D\u0438\u044F \u0430\u043F\u043F\u0430\u0440\u0430\u0442\u0443\u0440\u044B. \u0421\u0438\u043D\u0442\u0435\u0437 \u0432\u044B\u043F\u043E\u043B\u043D\u044F\u044E\u0442 \u043F\u0440\u043E\u0433\u0440\u0430\u043C\u043C\u044B-\u0441\u0438\u043D\u0442\u0435\u0437\u0430\u0442\u043E\u0440\u044B, \u0441\u043F\u043E\u0441\u043E\u0431\u043D\u044B\u0435 \u043E\u043F\u0442\u0438\u043C\u0438\u0437\u0438\u0440\u043E\u0432\u0430\u0442\u044C \u043F\u0440\u043E\u0435\u043A\u0442 \u0441\u043E\u0433\u043B\u0430\u0441\u043D\u043E \u0440\u0430\u0437\u043B\u0438\u0447\u043D\u044B\u043C \u043E\u0441\u043E\u0431\u0435\u043D\u043D\u043E\u0441\u0442\u044F\u043C \u0443\u0441\u0442\u0440\u043E\u0439\u0441\u0442\u0432\u0430, \u0442\u0430\u043A\u0438\u043C \u043A\u0430\u043A \u0432\u0440\u0435\u043C\u0435\u043D\u043D\u044B\u0435 \u043E\u0433\u0440\u0430\u043D\u0438\u0447\u0435\u043D\u0438\u044F, \u043F\u043B\u043E\u0449\u0430\u0434\u044C \u0438 \u0438\u0441\u043F\u043E\u043B\u044C\u0437\u0443\u0435\u043C\u044B\u0435 \u043A\u043E\u043C\u043F\u043E\u043D\u0435\u043D\u0442\u044B. \u0422\u0430\u043A\u0438\u0435 \u043F\u0440\u043E\u0433\u0440\u0430\u043C\u043C\u044B \u043E\u0431\u044B\u0447\u043D\u043E \u0441\u043F\u0435\u0446\u0438\u0430\u043B\u0438\u0437\u0438\u0440\u0443\u044E\u0442\u0441\u044F \u043D\u0430 \u0433\u0435\u043D\u0435\u0440\u0430\u0446\u0438\u0438 \u0431\u0438\u0442\u043E\u0432\u044B\u0445 \u043F\u043E\u0442\u043E\u043A\u043E\u0432 \u0434\u043B\u044F \u043F\u0440\u043E\u0433\u0440\u0430\u043C\u043C\u0438\u0440\u0443\u0435\u043C\u043E\u0439 \u043B\u043E\u0433\u0438\u043A\u0438 \u0438\u043B\u0438 \u0441\u043E\u0437\u0434\u0430\u043D\u0438\u0438 \u0438\u043D\u0442\u0435\u0433\u0440\u0430\u043B\u044C\u043D\u044B\u0445 \u0441\u0445\u0435\u043C \u0441\u043F\u0435\u0446\u0438\u0430\u043B\u044C\u043D\u043E\u0433\u043E \u043D\u0430\u0437\u043D\u0430\u0447\u0435\u043D\u0438\u044F. \u041B\u043E\u0433\u0438\u0447\u0435\u0441\u043A\u0438\u0439 \u0441\u0438\u043D\u0442\u0435\u0437 \u044F\u0432\u043B\u044F\u0435\u0442\u0441\u044F \u0441\u043E\u0441\u0442\u0430\u0432\u043D\u043E\u0439 \u0447\u0430\u0441\u0442\u044C\u044E \u0430\u0432\u0442\u043E\u043C\u0430\u0442\u0438\u0437\u0430\u0446\u0438\u0438 \u043F\u0440\u043E\u0435\u043A\u0442\u0438\u0440\u043E\u0432\u0430\u043D\u0438\u044F \u044D\u043B\u0435\u043A\u0442\u0440\u043E\u043D\u043D\u044B\u0445 \u043F\u0440\u0438\u0431\u043E\u0440\u043E\u0432."@ru . . . . . . . . . . . "\u8AD6\u7406\u5408\u6210\uFF08\u308D\u3093\u308A\u3054\u3046\u305B\u3044\u3001\u82F1: logic synthesis\uFF09\u306F\u3001\u62BD\u8C61\u7684\u306A\u56DE\u8DEF\u306E\u52D5\u4F5C\u306B\u95A2\u3059\u308B\u8A18\u8FF0\uFF08\u30EC\u30B8\u30B9\u30BF\u8EE2\u9001\u30EC\u30D9\u30EB\u306A\u3069\uFF09\u304B\u3089\u8AD6\u7406\u56DE\u8DEF\u306E\u5B9F\u88C5\u8A2D\u8A08\u3092\u884C\u3046\u5DE5\u7A0B\u3067\u3042\u308B\u3002\u4E00\u822C\u306BVHDL\u3084Verilog\u306A\u3069\u306E\u30CF\u30FC\u30C9\u30A6\u30A7\u30A2\u8A18\u8FF0\u8A00\u8A9E\u304C\u4F7F\u308F\u308C\u308B\u3002\u30C4\u30FC\u30EB\u306B\u3088\u3063\u3066\u306F\u3001PAL \u3084 FPGA \u3068\u3044\u3063\u305F\u30D7\u30ED\u30B0\u30E9\u30DE\u30D6\u30EB\u30ED\u30B8\u30C3\u30AF\u30C7\u30D0\u30A4\u30B9\u5411\u3051\u306E \u3092\u751F\u6210\u3059\u308B\u3002\u307E\u305F\u3001ASIC\u5411\u3051\u306E\u751F\u6210\u3092\u884C\u3046\u30C4\u30FC\u30EB\u3082\u3042\u308B\u3002\u8AD6\u7406\u5408\u6210\u306FEDA\u306E\u4E00\u90E8\u3067\u3042\u308B\u3002"@ja . . . "\u0421\u0438\u043D\u0442\u0435\u0437 \u043B\u043E\u0433\u0456\u043A\u0438"@uk . "Logiksynthese"@de . "Die Logiksynthese ist ein Bereich der technischen Informatik und Elektrotechnik/Nachrichtentechnik, der sich mit dem Entwurf von elektronischen Schaltungen besch\u00E4ftigt, die eine boolesche Funktion realisieren. Basis ist die boolesche Algebra. Ziel ist es, aus den vielen M\u00F6glichkeiten zur Realisierung einer Booleschen Funktion die kosteng\u00FCnstigste zu finden. F\u00FCr die Realisierung von Booleschen Funktionen durch ein PLA bedeutet kosteng\u00FCnstig, eine Boolesche Funktion mit m\u00F6glichst wenig Zeilen (entsprechend den Monomen des Booleschen Ausdrucks) sowie insgesamt m\u00F6glichst wenig Transistoren pro Zeile (entsprechend den Literalen des Booleschen Ausdrucks) zu finden. Dies wird mit dem Verfahren nach Quine und McCluskey oder der veralteten Methode des Karnaugh-Veitch-Diagramms erreicht."@de . . . "Logic synthesis"@en . . . . . "\u041B\u043E\u0433\u0438\u0447\u0435\u0441\u043A\u0438\u0439 \u0441\u0438\u043D\u0442\u0435\u0437 \u0432 \u044D\u043B\u0435\u043A\u0442\u0440\u043E\u043D\u0438\u043A\u0435 \u2014 \u043F\u0440\u043E\u0446\u0435\u0441\u0441 \u043F\u043E\u043B\u0443\u0447\u0435\u043D\u0438\u044F \u0441\u043F\u0438\u0441\u043A\u0430 \u0441\u043E\u0435\u0434\u0438\u043D\u0435\u043D\u0438\u0439 \u043B\u043E\u0433\u0438\u0447\u0435\u0441\u043A\u0438\u0445 \u0432\u0435\u043D\u0442\u0438\u043B\u0435\u0439 \u0438\u0437 \u0430\u0431\u0441\u0442\u0440\u0430\u043A\u0442\u043D\u043E\u0439 \u043C\u043E\u0434\u0435\u043B\u0438 \u043F\u043E\u0432\u0435\u0434\u0435\u043D\u0438\u044F \u043B\u043E\u0433\u0438\u0447\u0435\u0441\u043A\u043E\u0439 \u0441\u0445\u0435\u043C\u044B (\u043D\u0430\u043F\u0440\u0438\u043C\u0435\u0440, \u043D\u0430 \u0443\u0440\u043E\u0432\u043D\u0435 \u0440\u0435\u0433\u0438\u0441\u0442\u0440\u043E\u0432\u044B\u0445 \u043F\u0435\u0440\u0435\u0434\u0430\u0447). \u041D\u0430\u0438\u0431\u043E\u043B\u0435\u0435 \u0440\u0430\u0441\u043F\u0440\u043E\u0441\u0442\u0440\u0430\u043D\u0435\u043D\u043D\u044B\u0439 \u043F\u0440\u0438\u043C\u0435\u0440 \u044D\u0442\u043E\u0433\u043E \u043F\u0440\u043E\u0446\u0435\u0441\u0441\u0430 \u2014 \u0441\u0438\u043D\u0442\u0435\u0437 \u0441\u043F\u0435\u0446\u0438\u0444\u0438\u043A\u0430\u0446\u0438\u0439, \u043D\u0430\u043F\u0438\u0441\u0430\u043D\u043D\u044B\u0445 \u043D\u0430 \u044F\u0437\u044B\u043A\u0430\u0445 \u043E\u043F\u0438\u0441\u0430\u043D\u0438\u044F \u0430\u043F\u043F\u0430\u0440\u0430\u0442\u0443\u0440\u044B. \u0421\u0438\u043D\u0442\u0435\u0437 \u0432\u044B\u043F\u043E\u043B\u043D\u044F\u044E\u0442 \u043F\u0440\u043E\u0433\u0440\u0430\u043C\u043C\u044B-\u0441\u0438\u043D\u0442\u0435\u0437\u0430\u0442\u043E\u0440\u044B, \u0441\u043F\u043E\u0441\u043E\u0431\u043D\u044B\u0435 \u043E\u043F\u0442\u0438\u043C\u0438\u0437\u0438\u0440\u043E\u0432\u0430\u0442\u044C \u043F\u0440\u043E\u0435\u043A\u0442 \u0441\u043E\u0433\u043B\u0430\u0441\u043D\u043E \u0440\u0430\u0437\u043B\u0438\u0447\u043D\u044B\u043C \u043E\u0441\u043E\u0431\u0435\u043D\u043D\u043E\u0441\u0442\u044F\u043C \u0443\u0441\u0442\u0440\u043E\u0439\u0441\u0442\u0432\u0430, \u0442\u0430\u043A\u0438\u043C \u043A\u0430\u043A \u0432\u0440\u0435\u043C\u0435\u043D\u043D\u044B\u0435 \u043E\u0433\u0440\u0430\u043D\u0438\u0447\u0435\u043D\u0438\u044F, \u043F\u043B\u043E\u0449\u0430\u0434\u044C \u0438 \u0438\u0441\u043F\u043E\u043B\u044C\u0437\u0443\u0435\u043C\u044B\u0435 \u043A\u043E\u043C\u043F\u043E\u043D\u0435\u043D\u0442\u044B. \u0422\u0430\u043A\u0438\u0435 \u043F\u0440\u043E\u0433\u0440\u0430\u043C\u043C\u044B \u043E\u0431\u044B\u0447\u043D\u043E \u0441\u043F\u0435\u0446\u0438\u0430\u043B\u0438\u0437\u0438\u0440\u0443\u044E\u0442\u0441\u044F \u043D\u0430 \u0433\u0435\u043D\u0435\u0440\u0430\u0446\u0438\u0438 \u0431\u0438\u0442\u043E\u0432\u044B\u0445 \u043F\u043E\u0442\u043E\u043A\u043E\u0432 \u0434\u043B\u044F \u043F\u0440\u043E\u0433\u0440\u0430\u043C\u043C\u0438\u0440\u0443\u0435\u043C\u043E\u0439 \u043B\u043E\u0433\u0438\u043A\u0438 \u0438\u043B\u0438 \u0441\u043E\u0437\u0434\u0430\u043D\u0438\u0438 \u0438\u043D\u0442\u0435\u0433\u0440\u0430\u043B\u044C\u043D\u044B\u0445 \u0441\u0445\u0435\u043C \u0441\u043F\u0435\u0446\u0438\u0430\u043B\u044C\u043D\u043E\u0433\u043E \u043D\u0430\u0437\u043D\u0430\u0447\u0435\u043D\u0438\u044F. \u041B\u043E\u0433\u0438\u0447\u0435\u0441\u043A\u0438\u0439 \u0441\u0438\u043D\u0442\u0435\u0437 \u044F\u0432\u043B\u044F\u0435\u0442\u0441\u044F \u0441\u043E\u0441\u0442\u0430\u0432\u043D\u043E\u0439 \u0447\u0430\u0441\u0442\u044C\u044E \u0430\u0432\u0442\u043E\u043C\u0430\u0442\u0438\u0437\u0430\u0446\u0438\u0438 \u043F\u0440\u043E\u0435\u043A\u0442\u0438\u0440\u043E\u0432\u0430\u043D\u0438\u044F \u044D\u043B\u0435\u043A\u0442\u0440\u043E\u043D\u043D\u044B\u0445 \u043F\u0440\u0438\u0431\u043E\u0440\u043E\u0432."@ru . . . . . . "\u903B\u8F91\u7EFC\u5408"@zh . . "This correctly describes the situation around 1995. We need to expand this to include the changes of the past twenty years, however."@en . . . . . . "May 2017"@en . . "\u041B\u043E\u0433\u0438\u0447\u0435\u0441\u043A\u0438\u0439 \u0441\u0438\u043D\u0442\u0435\u0437"@ru . "A s\u00EDntese l\u00F3gica \u00E9 uma das etapas na produ\u00E7\u00E3o de um IPcore. A partir de um algoritmo escrito em uma HDL (linguagem de descri\u00E7\u00E3o de hardware), o objetivo dessa atividade \u00E9 refinar o c\u00F3digo implementado, atrav\u00E9s da transforma\u00E7\u00E3o de um c\u00F3digo RTL (register transfer level) para o n\u00EDvel de portas l\u00F3gicas. Essa atividade pode ser realizada manualmente ou usando ferramentas de s\u00EDntese. As etapas s\u00E3o: refinamento do c\u00F3digo RTL para o n\u00EDvel de Netlist e execu\u00E7\u00E3o de verifica\u00E7\u00E3o para eliminar os erros da sintetiza\u00E7\u00E3o. O artefato de entrada \u00E9 o componente em RTL. O artefato de sa\u00EDda \u00E9 a componente de Netlist."@pt . "\u039B\u03BF\u03B3\u03B9\u03BA\u03AE \u03A3\u03C7\u03B5\u03B4\u03AF\u03B1\u03C3\u03B7"@el . . . . . . . . . "\u8AD6\u7406\u5408\u6210"@ja . "\u0627\u0644\u062A\u0635\u0645\u064A\u0645 \u0627\u0644\u0645\u0646\u0637\u0642\u064A (Logic Design) \u0623\u0648 \u0627\u0644\u062A\u0635\u0645\u064A\u0645 \u0627\u0644\u0631\u0642\u0645\u064A (Digital Design) \u0647\u0648 \u0639\u0644\u0645 \u0645\u062A\u062E\u0635\u0635 \u0628\u0627\u0644\u062F\u0648\u0627\u0626\u0631 \u0627\u0644\u0625\u0644\u0643\u062A\u0631\u0648\u0646\u064A\u0629 \u0627\u0644\u0631\u0642\u0645\u064A\u0629\u060C \u0627\u0644\u062A\u064A \u062A\u064F\u0633\u062A\u062E\u062F\u0645 \u0641\u064A \u062A\u0635\u0645\u064A\u0645 \u0646\u0638\u0645 \u0643\u0627\u0644\u062D\u0648\u0627\u0633\u064A\u0628 \u0627\u0644\u0631\u0642\u0645\u064A\u0629 (digital computers) \u0648\u0627\u0644\u0622\u0644\u0627\u062A \u0627\u0644\u062D\u0627\u0633\u0628\u0629 \u0627\u0644\u0625\u0644\u0643\u062A\u0631\u0648\u0646\u064A\u0640\u0629 (electronic calculators) \u0648\u0645\u0639\u062F\u0627\u062A \u0627\u0644\u0627\u062A\u0635\u0627\u0644 \u0627\u0644\u0631\u0642\u0645\u064A\u0629 \u0648\u062A\u0637\u0628\u064A\u0642\u0627\u062A \u0623\u062E\u0631\u0649 \u0639\u062F\u064A\u062F\u0629 \u062A\u062A\u0637\u0644\u0628 \u0645\u0639\u062F\u0627\u062A \u0631\u0642\u0645\u064A\u0629 \u0625\u0644\u0643\u062A\u0631\u0648\u0646\u064A\u0629."@ar . . . . "Synth\u00E8se logique"@fr . "\u8AD6\u7406\u5408\u6210\uFF08\u308D\u3093\u308A\u3054\u3046\u305B\u3044\u3001\u82F1: logic synthesis\uFF09\u306F\u3001\u62BD\u8C61\u7684\u306A\u56DE\u8DEF\u306E\u52D5\u4F5C\u306B\u95A2\u3059\u308B\u8A18\u8FF0\uFF08\u30EC\u30B8\u30B9\u30BF\u8EE2\u9001\u30EC\u30D9\u30EB\u306A\u3069\uFF09\u304B\u3089\u8AD6\u7406\u56DE\u8DEF\u306E\u5B9F\u88C5\u8A2D\u8A08\u3092\u884C\u3046\u5DE5\u7A0B\u3067\u3042\u308B\u3002\u4E00\u822C\u306BVHDL\u3084Verilog\u306A\u3069\u306E\u30CF\u30FC\u30C9\u30A6\u30A7\u30A2\u8A18\u8FF0\u8A00\u8A9E\u304C\u4F7F\u308F\u308C\u308B\u3002\u30C4\u30FC\u30EB\u306B\u3088\u3063\u3066\u306F\u3001PAL \u3084 FPGA \u3068\u3044\u3063\u305F\u30D7\u30ED\u30B0\u30E9\u30DE\u30D6\u30EB\u30ED\u30B8\u30C3\u30AF\u30C7\u30D0\u30A4\u30B9\u5411\u3051\u306E \u3092\u751F\u6210\u3059\u308B\u3002\u307E\u305F\u3001ASIC\u5411\u3051\u306E\u751F\u6210\u3092\u884C\u3046\u30C4\u30FC\u30EB\u3082\u3042\u308B\u3002\u8AD6\u7406\u5408\u6210\u306FEDA\u306E\u4E00\u90E8\u3067\u3042\u308B\u3002"@ja . . . . . . . "\u0412 \u0435\u043B\u0435\u043A\u0442\u0440\u043E\u043D\u0456\u0446\u0456, \u0441\u0438\u043D\u0442\u0435\u0437 \u043B\u043E\u0433\u0456\u043A\u0438 \u2014 \u043F\u0440\u043E\u0446\u0435\u0441 \u0437\u0430 \u0434\u043E\u043F\u043E\u043C\u043E\u0433\u043E\u044E \u044F\u043A\u043E\u0433\u043E \u0430\u0431\u0441\u0442\u0440\u0430\u043A\u0442\u043D\u0438\u0439 \u043E\u043F\u0438\u0441 \u0431\u0430\u0436\u0430\u043D\u043E\u0457 \u043F\u043E\u0432\u0435\u0434\u0456\u043D\u043A\u0438 \u0435\u043B\u0435\u043A\u0442\u0440\u043E\u043D\u043D\u043E\u0457 \u0441\u0445\u0435\u043C\u0438, \u044F\u043A \u043F\u0440\u0430\u0432\u0438\u043B\u043E \u043D\u0430 \u0440\u0456\u0432\u043D\u0456 \u043F\u0435\u0440\u0435\u0434\u0430\u0447\u0456 \u0440\u0435\u0433\u0456\u0441\u0442\u0440\u0456\u0432 (\u0430\u043D\u0433\u043B. Register-transfer level, RTL), \u043F\u0435\u0440\u0435\u0442\u0432\u043E\u0440\u044E\u0454\u0442\u044C\u0441\u044F \u043D\u0430 \u043A\u043E\u043D\u0441\u0442\u0440\u0443\u043A\u0442\u043E\u0440\u0441\u044C\u043A\u0443 \u0440\u0435\u0430\u043B\u0456\u0437\u0430\u0446\u0456\u044E \u0432 \u0442\u0435\u0440\u043C\u0456\u043D\u0430\u0445 \u043B\u043E\u0433\u0456\u0447\u043D\u0438\u0445 \u0432\u0435\u043D\u0442\u0438\u043B\u0456\u0432, \u044F\u043A \u043F\u0440\u0430\u0432\u0438\u043B\u043E \u0437\u0430 \u0434\u043E\u043F\u043E\u043C\u043E\u0433\u043E\u044E \u043A\u043E\u043C\u043F'\u044E\u0442\u0435\u0440\u043D\u043E\u0457 \u043F\u0440\u043E\u0433\u0440\u0430\u043C\u0438, \u0449\u043E \u0432\u0456\u0434\u043D\u043E\u0441\u0438\u0442\u044C\u0441\u044F \u0434\u043E \u043A\u043B\u0430\u0441\u0443 \u0437\u0430\u0441\u043E\u0431\u0456\u0432 \u0441\u0438\u043D\u0442\u0435\u0437\u0443\u0432\u0430\u043D\u043D\u044F (\u0430\u043D\u0433\u043B. synthesis tool). \u0422\u0438\u043F\u043E\u0432\u0438\u043C \u043F\u0440\u0438\u043A\u043B\u0430\u0434\u043E\u043C \u0446\u0456\u0454\u0457 \u043F\u0440\u043E\u0446\u0435\u0434\u0443\u0440\u0438 \u0454 \u0441\u0438\u043D\u0442\u0435\u0437 \u043F\u0440\u043E\u0454\u043A\u0442\u0456\u0432, \u043E\u043F\u0438\u0441\u0430\u043D\u0438\u0445 \u043C\u043E\u0432\u0430\u043C\u0438 \u043E\u043F\u0438\u0441\u0443 \u0430\u043F\u0430\u0440\u0430\u0442\u0443\u0440\u0438 (\u0430\u043D\u0433\u043B. hardware description language), \u0434\u043E \u044F\u043A\u0438\u0445 \u0432\u0456\u0434\u043D\u043E\u0441\u044F\u0442\u044C\u0441\u044F VHDL \u0442\u0430 Verilog. \u0414\u0435\u044F\u043A\u0456 \u0437\u0430\u0441\u043E\u0431\u0438 \u0441\u0438\u043D\u0442\u0435\u0437\u0443\u0432\u0430\u043D\u043D\u044F \u0433\u0435\u043D\u0435\u0440\u0443\u044E\u0442\u044C \u0431\u0456\u0442\u043E\u0432\u0456 \u043F\u043E\u0442\u043E\u043A\u0438 \u0434\u043B\u044F \u041F\u041B\u0406\u0421 \u043A\u043E\u043C\u043F\u043E\u043D\u0435\u043D\u0442\u0456\u0432 \u0442\u0430\u043A\u0438\u0445 \u044F\u043A PAL \u0430\u0431\u043E FPGA, \u0432 \u0442\u043E\u0439 \u0447\u0430\u0441 \u044F\u043A \u0456\u043D\u0448\u0456 \u043C\u0430\u044E\u0442\u044C \u043D\u0430 \u043C\u0435\u0442\u0456 \u0441\u0442\u0432\u043E\u0440\u044E\u0432\u0430\u0442\u0438 ASIC \u043A\u043E\u043C\u043F\u043E\u043D\u0435\u043D\u0442\u0438. \u0421\u0438\u043D\u0442\u0435\u0437 \u043B\u043E\u0433\u0456\u043A\u0438 \u0454 \u043E\u0434\u043D\u0438\u043C \u0456\u0437 \u0430\u0441\u043F\u0435\u043A\u0442\u0456\u0432 \u0430\u0432\u0442\u043E\u043C\u0430\u0442\u0438\u0437\u0430\u0446\u0456\u0457 \u043F\u0440\u043E\u0454\u043A\u0442\u0443\u0432\u0430\u043D\u043D\u044F \u0435\u043B\u0435\u043A\u0442\u0440\u043E\u043D\u043D\u0438\u0445 \u0441\u0438\u0441\u0442\u0435\u043C."@uk . . . . . . . "In computer engineering, logic synthesis is a process by which an abstract specification of desired circuit behavior, typically at register transfer level (RTL), is turned into a design implementation in terms of logic gates, typically by a computer program called a synthesis tool. Common examples of this process include synthesis of designs specified in hardware description languages, including VHDL and Verilog. Some synthesis tools generate bitstreams for programmable logic devices such as PALs or FPGAs, while others target the creation of ASICs. Logic synthesis is one aspect of electronic design automation."@en . . . . . "\u5728\u96C6\u6210\u7535\u8DEF\u8BBE\u8BA1\u4E2D\uFF0C\u908F\u8F2F\u5408\u6210\uFF08\u82F1\u8A9E\uFF1Alogic synthesis\uFF09\u662F\u6240\u8BBE\u8BA1\u6570\u5B57\u7535\u8DEF\u7684\u9AD8\u62BD\u8C61\u7EA7\u63CF\u8FF0\uFF0C\u7ECF\u8FC7\u5E03\u5C14\u51FD\u6570\u5316\u7B80\u3001\u4F18\u5316\u540E\uFF0C\u8F6C\u6362\u5230\u7684\u903B\u8F91\u95E8\u7EA7\u522B\u7684\u7535\u8DEF\u8FDE\u7EBF\u7F51\u8868\u7684\u8FC7\u7A0B\u3002"@zh . . . . . . . "1118365113"^^ . . . . . "\u03A3\u03C4\u03B7 \u03BB\u03BF\u03B3\u03B9\u03BA\u03AE \u03C3\u03C7\u03B5\u03B4\u03AF\u03B1\u03C3\u03B7 \u03B5\u03C0\u03B9\u03C7\u03B5\u03B9\u03C1\u03B5\u03AF\u03C4\u03B1\u03B9 \u03B5\u03AF\u03C4\u03B5 \u03BC\u03B5 \u03C4\u03BF\u03C5\u03C2 \u03BA\u03B1\u03BD\u03CC\u03BD\u03B5\u03C2 \u03C4\u03B7\u03C2 \u03AC\u03BB\u03B3\u03B5\u03B2\u03C1\u03B1\u03C2 Boole \u03B5\u03AF\u03C4\u03B5 \u03BC\u03B5 \u03C4\u03B1 (Karnaugh map) \u03BD\u03B1 \u03BC\u03B5\u03C4\u03B1\u03C3\u03C7\u03B7\u03BC\u03B1\u03C4\u03B9\u03C3\u03C4\u03B5\u03AF \u03AD\u03BD\u03B1 \u03BA\u03CD\u03BA\u03BB\u03C9\u03BC\u03B1 \u03C4\u03BF\u03C5 \u03BF\u03C0\u03BF\u03AF\u03BF\u03C5 \u03AD\u03C7\u03BF\u03C5\u03BC\u03B5 \u03B4\u03B7\u03BC\u03B9\u03BF\u03C5\u03C1\u03B3\u03AE\u03C3\u03B5\u03B9 \u03C4\u03BF\u03BD \u03C0\u03AF\u03BD\u03B1\u03BA\u03B1 \u03B1\u03BB\u03B7\u03B8\u03B5\u03AF\u03B1\u03C2 \u03C3\u03B5 \u03AD\u03BD\u03B1 \u03B5\u03AF\u03C4\u03B5 \u03C0\u03B9\u03BF \u03B1\u03C0\u03BB\u03CC \u03B5\u03AF\u03C4\u03B5 \u03B4\u03B9\u03B1\u03C6\u03BF\u03C1\u03B5\u03C4\u03B9\u03BA\u03AE\u03C2 \u03C5\u03BB\u03BF\u03C0\u03BF\u03AF\u03B7\u03C3\u03B7\u03C2 (\u03BC\u03B5 \u03B4\u03B9\u03B1\u03C6\u03BF\u03C1\u03B5\u03C4\u03B9\u03BA\u03AD\u03C2 \u03BB\u03BF\u03B3\u03B9\u03BA\u03AD\u03C2 \u03C0\u03CD\u03BB\u03B5\u03C2). \u03A3\u03BA\u03BF\u03C0\u03CC\u03C2 \u03C4\u03B7\u03C2 \u03BB\u03BF\u03B3\u03B9\u03BA\u03AE\u03C2 \u03C3\u03C7\u03B5\u03B4\u03AF\u03B1\u03C3\u03B7\u03C2 \u03B5\u03AF\u03BD\u03B1\u03B9 \u03B7 \u03B1\u03BE\u03B9\u03BF\u03C0\u03BF\u03AF\u03B7\u03C3\u03B7 \u03C4\u03B7\u03C2 \u03AC\u03BB\u03B3\u03B5\u03B2\u03C1\u03B1\u03C2 \u039C\u03C0\u03BF\u03C5\u03BB \u03B3\u03B9\u03B1 \u03C4\u03B7\u03BD \u03C0\u03B5\u03C1\u03B9\u03B3\u03C1\u03B1\u03C6\u03AE \u03C4\u03B7\u03C2 \u03BB\u03B5\u03B9\u03C4\u03BF\u03C5\u03C1\u03B3\u03AF\u03B1\u03C2 \u03B5\u03BD\u03CC\u03C2 \u03B7\u03BB\u03B5\u03BA\u03C4\u03C1\u03BF\u03BD\u03B9\u03BA\u03BF\u03CD \u03C3\u03C5\u03BD\u03AE\u03B8\u03C9\u03C2 \u03BA\u03C5\u03BA\u03BB\u03CE\u03BC\u03B1\u03C4\u03BF\u03C2. \u039A\u03AC\u03B8\u03B5 \u03C3\u03C4\u03BF\u03B9\u03C7\u03B5\u03AF\u03BF \u03C3\u03C4\u03BF \u03C6\u03C5\u03C3\u03B9\u03BA\u03CC \u03BA\u03CD\u03BA\u03BB\u03C9\u03BC\u03B1 \u03AD\u03C7\u03B5\u03B9 \u03B1\u03BA\u03C1\u03B9\u03B2\u03CE\u03C2 \u03B4\u03CD\u03BF \u03B5\u03C0\u03B9\u03C4\u03C1\u03B5\u03C0\u03C4\u03AD\u03C2 \u03BA\u03B1\u03C4\u03B1\u03C3\u03C4\u03AC\u03C3\u03B5\u03B9\u03C2, \u03BF\u03B9 \u03BF\u03C0\u03BF\u03AF\u03B5\u03C2 \u03C3\u03C5\u03BC\u03B2\u03BF\u03BB\u03AF\u03B6\u03BF\u03BD\u03C4\u03B1\u03B9 \u03BC\u03B5 0 \u03BA\u03B1\u03B9 1."@el . . . . . . . . "S\u00EDntese l\u00F3gica"@pt . . . "In computer engineering, logic synthesis is a process by which an abstract specification of desired circuit behavior, typically at register transfer level (RTL), is turned into a design implementation in terms of logic gates, typically by a computer program called a synthesis tool. Common examples of this process include synthesis of designs specified in hardware description languages, including VHDL and Verilog. Some synthesis tools generate bitstreams for programmable logic devices such as PALs or FPGAs, while others target the creation of ASICs. Logic synthesis is one aspect of electronic design automation."@en . . . . "\u5728\u96C6\u6210\u7535\u8DEF\u8BBE\u8BA1\u4E2D\uFF0C\u908F\u8F2F\u5408\u6210\uFF08\u82F1\u8A9E\uFF1Alogic synthesis\uFF09\u662F\u6240\u8BBE\u8BA1\u6570\u5B57\u7535\u8DEF\u7684\u9AD8\u62BD\u8C61\u7EA7\u63CF\u8FF0\uFF0C\u7ECF\u8FC7\u5E03\u5C14\u51FD\u6570\u5316\u7B80\u3001\u4F18\u5316\u540E\uFF0C\u8F6C\u6362\u5230\u7684\u903B\u8F91\u95E8\u7EA7\u522B\u7684\u7535\u8DEF\u8FDE\u7EBF\u7F51\u8868\u7684\u8FC7\u7A0B\u3002"@zh . . . . . . . . . . . "Die Logiksynthese ist ein Bereich der technischen Informatik und Elektrotechnik/Nachrichtentechnik, der sich mit dem Entwurf von elektronischen Schaltungen besch\u00E4ftigt, die eine boolesche Funktion realisieren. Basis ist die boolesche Algebra. Ziel ist es, aus den vielen M\u00F6glichkeiten zur Realisierung einer Booleschen Funktion die kosteng\u00FCnstigste zu finden. F\u00FCr die Realisierung von Booleschen Funktionen durch ein PLA bedeutet kosteng\u00FCnstig, eine Boolesche Funktion mit m\u00F6glichst wenig Zeilen (entsprechend den Monomen des Booleschen Ausdrucks) sowie insgesamt m\u00F6glichst wenig Transistoren pro Zeile (entsprechend den Literalen des Booleschen Ausdrucks) zu finden. Dies wird mit dem Verfahren nach Quine und McCluskey oder der veralteten Methode des Karnaugh-Veitch-Diagramms erreicht. F\u00FCr FPGAs ist die Aufgabenstellung komplexer, da dieselbe Funktion aus verschiedenen Grundelementen des FPGA realisiert werden kann. Beispielsweise kann ein 4-Bit-Schieberegister aus: \n* 4 Flipflops oder \n* einem SRL16-Makro (16 bit Schieberegister) oder \n* einem SRAM-Block realisiert werden. Fasst man die Funktion des Schieberegisters allgemeiner und benutzt dieses zur Parallel-Seriell-Wandlung sind weitere Realisierungsm\u00F6glichkeiten m\u00F6glich: \n* Multiplexer mit 2-Bit-Z\u00E4hler \n* Multiplizierer-Block F\u00FCr eine optimale L\u00F6sung sind hierbei die logischen Gleichungen um Randbedingungen (engl. constraints) zu erg\u00E4nzen.Bei der Entwicklung von digitalen integrierten Schaltkreisen, wie zum Beispiel Mikroprozessoren, ist die Logiksynthese einer von mehreren Entwurfsschritten."@de . "A s\u00EDntese l\u00F3gica \u00E9 uma das etapas na produ\u00E7\u00E3o de um IPcore. A partir de um algoritmo escrito em uma HDL (linguagem de descri\u00E7\u00E3o de hardware), o objetivo dessa atividade \u00E9 refinar o c\u00F3digo implementado, atrav\u00E9s da transforma\u00E7\u00E3o de um c\u00F3digo RTL (register transfer level) para o n\u00EDvel de portas l\u00F3gicas. Essa atividade pode ser realizada manualmente ou usando ferramentas de s\u00EDntese. As etapas s\u00E3o: refinamento do c\u00F3digo RTL para o n\u00EDvel de Netlist e execu\u00E7\u00E3o de verifica\u00E7\u00E3o para eliminar os erros da sintetiza\u00E7\u00E3o. O artefato de entrada \u00E9 o componente em RTL. O artefato de sa\u00EDda \u00E9 a componente de Netlist."@pt . "\u03A3\u03C4\u03B7 \u03BB\u03BF\u03B3\u03B9\u03BA\u03AE \u03C3\u03C7\u03B5\u03B4\u03AF\u03B1\u03C3\u03B7 \u03B5\u03C0\u03B9\u03C7\u03B5\u03B9\u03C1\u03B5\u03AF\u03C4\u03B1\u03B9 \u03B5\u03AF\u03C4\u03B5 \u03BC\u03B5 \u03C4\u03BF\u03C5\u03C2 \u03BA\u03B1\u03BD\u03CC\u03BD\u03B5\u03C2 \u03C4\u03B7\u03C2 \u03AC\u03BB\u03B3\u03B5\u03B2\u03C1\u03B1\u03C2 Boole \u03B5\u03AF\u03C4\u03B5 \u03BC\u03B5 \u03C4\u03B1 (Karnaugh map) \u03BD\u03B1 \u03BC\u03B5\u03C4\u03B1\u03C3\u03C7\u03B7\u03BC\u03B1\u03C4\u03B9\u03C3\u03C4\u03B5\u03AF \u03AD\u03BD\u03B1 \u03BA\u03CD\u03BA\u03BB\u03C9\u03BC\u03B1 \u03C4\u03BF\u03C5 \u03BF\u03C0\u03BF\u03AF\u03BF\u03C5 \u03AD\u03C7\u03BF\u03C5\u03BC\u03B5 \u03B4\u03B7\u03BC\u03B9\u03BF\u03C5\u03C1\u03B3\u03AE\u03C3\u03B5\u03B9 \u03C4\u03BF\u03BD \u03C0\u03AF\u03BD\u03B1\u03BA\u03B1 \u03B1\u03BB\u03B7\u03B8\u03B5\u03AF\u03B1\u03C2 \u03C3\u03B5 \u03AD\u03BD\u03B1 \u03B5\u03AF\u03C4\u03B5 \u03C0\u03B9\u03BF \u03B1\u03C0\u03BB\u03CC \u03B5\u03AF\u03C4\u03B5 \u03B4\u03B9\u03B1\u03C6\u03BF\u03C1\u03B5\u03C4\u03B9\u03BA\u03AE\u03C2 \u03C5\u03BB\u03BF\u03C0\u03BF\u03AF\u03B7\u03C3\u03B7\u03C2 (\u03BC\u03B5 \u03B4\u03B9\u03B1\u03C6\u03BF\u03C1\u03B5\u03C4\u03B9\u03BA\u03AD\u03C2 \u03BB\u03BF\u03B3\u03B9\u03BA\u03AD\u03C2 \u03C0\u03CD\u03BB\u03B5\u03C2). \u03A3\u03BA\u03BF\u03C0\u03CC\u03C2 \u03C4\u03B7\u03C2 \u03BB\u03BF\u03B3\u03B9\u03BA\u03AE\u03C2 \u03C3\u03C7\u03B5\u03B4\u03AF\u03B1\u03C3\u03B7\u03C2 \u03B5\u03AF\u03BD\u03B1\u03B9 \u03B7 \u03B1\u03BE\u03B9\u03BF\u03C0\u03BF\u03AF\u03B7\u03C3\u03B7 \u03C4\u03B7\u03C2 \u03AC\u03BB\u03B3\u03B5\u03B2\u03C1\u03B1\u03C2 \u039C\u03C0\u03BF\u03C5\u03BB \u03B3\u03B9\u03B1 \u03C4\u03B7\u03BD \u03C0\u03B5\u03C1\u03B9\u03B3\u03C1\u03B1\u03C6\u03AE \u03C4\u03B7\u03C2 \u03BB\u03B5\u03B9\u03C4\u03BF\u03C5\u03C1\u03B3\u03AF\u03B1\u03C2 \u03B5\u03BD\u03CC\u03C2 \u03B7\u03BB\u03B5\u03BA\u03C4\u03C1\u03BF\u03BD\u03B9\u03BA\u03BF\u03CD \u03C3\u03C5\u03BD\u03AE\u03B8\u03C9\u03C2 \u03BA\u03C5\u03BA\u03BB\u03CE\u03BC\u03B1\u03C4\u03BF\u03C2. \u0397 \u03BB\u03BF\u03B3\u03B9\u03BA\u03AE \u03C3\u03C7\u03B5\u03B4\u03AF\u03B1\u03C3\u03B7 \u03B4\u03B5 \u03BC\u03B5\u03BB\u03B5\u03C4\u03AC \u03C6\u03C5\u03C3\u03B9\u03BA\u03CC \u03BA\u03CD\u03BA\u03BB\u03C9\u03BC\u03B1, \u03B1\u03BB\u03BB\u03AC \u03BB\u03BF\u03B3\u03B9\u03BA\u03CC, \u03B4\u03B7\u03BB\u03B1\u03B4\u03AE \u03BC\u03B9\u03B1 \u03B1\u03C6\u03B7\u03C1\u03B7\u03BC\u03AD\u03BD\u03B7 \u03B1\u03BD\u03C4\u03AF\u03BB\u03B7\u03C8\u03B7 \u03C4\u03BF\u03C5 \u03C6\u03C5\u03C3\u03B9\u03BA\u03BF\u03CD \u03C3\u03C4\u03B7\u03BD \u03BF\u03C0\u03BF\u03AF\u03B1 \u03AD\u03C7\u03BF\u03C5\u03BD \u03B5\u03C0\u03B9\u03C3\u03B7\u03BC\u03B1\u03BD\u03B8\u03B5\u03AF \u03C4\u03B1 \u03C7\u03B1\u03C1\u03B1\u03BA\u03C4\u03B7\u03C1\u03B9\u03C3\u03C4\u03B9\u03BA\u03AC \u03C0\u03BF\u03C5 \u03C7\u03C1\u03B5\u03B9\u03AC\u03B6\u03BF\u03BD\u03C4\u03B1\u03B9 \u03B3\u03B9\u03B1 \u03C4\u03B7\u03BD \u03B5\u03C6\u03B1\u03C1\u03BC\u03BF\u03B3\u03AE \u03C4\u03B7\u03C2 \u03AC\u03BB\u03B3\u03B5\u03B2\u03C1\u03B1\u03C2 \u039C\u03C0\u03BF\u03C5\u03BB. \u039A\u03AC\u03B8\u03B5 \u03C3\u03C4\u03BF\u03B9\u03C7\u03B5\u03AF\u03BF \u03C3\u03C4\u03BF \u03C6\u03C5\u03C3\u03B9\u03BA\u03CC \u03BA\u03CD\u03BA\u03BB\u03C9\u03BC\u03B1 \u03AD\u03C7\u03B5\u03B9 \u03B1\u03BA\u03C1\u03B9\u03B2\u03CE\u03C2 \u03B4\u03CD\u03BF \u03B5\u03C0\u03B9\u03C4\u03C1\u03B5\u03C0\u03C4\u03AD\u03C2 \u03BA\u03B1\u03C4\u03B1\u03C3\u03C4\u03AC\u03C3\u03B5\u03B9\u03C2, \u03BF\u03B9 \u03BF\u03C0\u03BF\u03AF\u03B5\u03C2 \u03C3\u03C5\u03BC\u03B2\u03BF\u03BB\u03AF\u03B6\u03BF\u03BD\u03C4\u03B1\u03B9 \u03BC\u03B5 0 \u03BA\u03B1\u03B9 1. \u0388\u03BD\u03B1 \u03BB\u03BF\u03B3\u03B9\u03BA\u03CC \u03BA\u03CD\u03BA\u03BB\u03C9\u03BC\u03B1 \u03B1\u03C0\u03BF\u03C4\u03B5\u03BB\u03B5\u03AF\u03C4\u03B1\u03B9 \u03B1\u03C0\u03CC (\u03BB\u03BF\u03B3\u03B9\u03BA\u03AD\u03C2) \u03C0\u03CD\u03BB\u03B5\u03C2 \u03BA\u03B1\u03B9 . \u039F\u03B9 \u03BB\u03BF\u03B3\u03B9\u03BA\u03AD\u03C2 \u03C0\u03CD\u03BB\u03B5\u03C2 \u03B1\u03BD\u03C4\u03B9\u03C3\u03C4\u03BF\u03B9\u03C7\u03BF\u03CD\u03BD \u03C3\u03C4\u03B1 \u03C6\u03C5\u03C3\u03B9\u03BA\u03AC \u03B5\u03BE\u03B1\u03C1\u03C4\u03AE\u03BC\u03B1\u03C4\u03B1, \u03B5\u03BD\u03CE \u03BF\u03B9 \u03BC\u03B5\u03C4\u03B1\u03B2\u03BB\u03B7\u03C4\u03AD\u03C2 \u03C3\u03C4\u03BF\u03C5\u03C2 \u03C6\u03BF\u03C1\u03B5\u03AF\u03C2 \u03C4\u03C9\u03BD \u03BA\u03B1\u03C4\u03B1\u03C3\u03C4\u03AC\u03C3\u03B5\u03C9\u03BD \u03C0\u03BF\u03C5 \u03C3\u03C5\u03BD\u03B4\u03AD\u03BF\u03C5\u03BD \u03C4\u03B1 \u03B5\u03BE\u03B1\u03C1\u03C4\u03AE\u03BC\u03B1\u03C4\u03B1. \u03A4\u03BF \u03C6\u03C5\u03C3\u03B9\u03BA\u03CC \u03B5\u03BE\u03AC\u03C1\u03C4\u03B7\u03BC\u03B1 \u03C3\u03C4\u03BF \u03BF\u03C0\u03BF\u03AF\u03BF \u03B1\u03BD\u03C4\u03B9\u03C3\u03C4\u03BF\u03B9\u03C7\u03B5\u03AF \u03B7 \u03C0\u03CD\u03BB\u03B7 \u03BB\u03B5\u03B9\u03C4\u03BF\u03C5\u03C1\u03B3\u03B5\u03AF \u03B1\u03BD\u03C4\u03AF\u03C3\u03C4\u03BF\u03B9\u03C7\u03B1 \u03BC\u03B5 \u03C4\u03B7 \u03BB\u03BF\u03B3\u03B9\u03BA\u03AE \u03C0\u03CD\u03BB\u03B7, \u03B4\u03B7\u03BB\u03B1\u03B4\u03AE \u03B3\u03B9\u03B1 \u03C4\u03B9\u03C2 \u03B1\u03BD\u03C4\u03AF\u03C3\u03C4\u03BF\u03B9\u03C7\u03B5\u03C2 \u03C4\u03B9\u03BC\u03AD\u03C2 \u03C4\u03C9\u03BD \u03BC\u03B5\u03C4\u03B1\u03B2\u03BB\u03B7\u03C4\u03CE\u03BD \u03C0\u03BF\u03C5 \u03B5\u03B9\u03C3\u03AC\u03B3\u03BF\u03BD\u03C4\u03B1\u03B9 \u03B5\u03BE\u03AC\u03B3\u03BF\u03BD\u03C4\u03B1\u03B9 \u03BF\u03B9 \u03B1\u03BD\u03C4\u03AF\u03C3\u03C4\u03BF\u03B9\u03C7\u03B5\u03C2 \u03C4\u03B9\u03BC\u03AD\u03C2 \u03C0\u03BF\u03C5 \u03C0\u03C1\u03BF\u03B2\u03BB\u03AD\u03C0\u03B5\u03B9 \u03B7 \u03BB\u03BF\u03B3\u03B9\u03BA\u03AE \u03C0\u03CD\u03BB\u03B7. \u039F\u03C5\u03C3\u03B9\u03B1\u03C3\u03C4\u03B9\u03BA\u03AC \u03CC\u03BB\u03BF \u03C4\u03BF \u03BA\u03CD\u03BA\u03BB\u03C9\u03BC\u03B1 \u03B5\u03AF\u03BD\u03B1\u03B9 \u03BC\u03B9\u03B1 \u03BB\u03BF\u03B3\u03B9\u03BA\u03AE \u03C3\u03C5\u03BD\u03AC\u03C1\u03C4\u03B7\u03C3\u03B7, \u03CC\u03C0\u03BF\u03C5 \u03BB\u03B1\u03BC\u03B2\u03AC\u03BD\u03B5\u03B9 \u03C9\u03C2 \u03B5\u03AF\u03C3\u03BF\u03B4\u03BF (\u03B1\u03BD\u03B5\u03BE\u03AC\u03C1\u03C4\u03B7\u03C4\u03B7 \u03BC\u03B5\u03C4\u03B1\u03B2\u03BB\u03B7\u03C4\u03AE) \u03BC\u03B9\u03B1 \u03C3\u03B5\u03B9\u03C1\u03AC \u03B1\u03C0\u03CC \u03B5\u03C1\u03B5\u03B8\u03AF\u03C3\u03BC\u03B1\u03C4\u03B1 (\u03B1\u03BA\u03BF\u03BB\u03BF\u03C5\u03B8\u03AF\u03B1 \u03B1\u03C0\u03CC 0 \u03BA\u03B1\u03B9 1) \u03BA\u03B1\u03B9 \u03C0\u03B1\u03C1\u03AC\u03B3\u03B5\u03B9 \u03C9\u03C2 \u03AD\u03BE\u03BF\u03B4\u03BF (\u03B5\u03BE\u03B1\u03C1\u03C4\u03B7\u03BC\u03AD\u03BD\u03B7 \u03BC\u03B5\u03C4\u03B1\u03B2\u03BB\u03B7\u03C4\u03AE) \u03BC\u03B9\u03B1 \u03AC\u03BB\u03BB\u03B7 \u03C3\u03B5\u03B9\u03C1\u03AC \u03B1\u03C0\u03CC \u03B5\u03C1\u03B5\u03B8\u03AF\u03C3\u03BC\u03B1\u03C4\u03B1. \u03A3\u03B7\u03BC\u03B1\u03BD\u03C4\u03B9\u03BA\u03AE \u03B4\u03B9\u03B1\u03C6\u03BF\u03C1\u03AC \u03BC\u03B5 \u03AC\u03BB\u03BB\u03B5\u03C2 \u03C3\u03C5\u03BD\u03B1\u03C1\u03C4\u03AE\u03C3\u03B5\u03B9\u03C2 \u03B5\u03AF\u03BD\u03B1\u03B9 \u03CC\u03C4\u03B9 \u03BC\u03B5\u03C1\u03B9\u03BA\u03AC \u03BA\u03C5\u03BA\u03BB\u03CE\u03BC\u03B1\u03C4\u03B1 \u03B8\u03C5\u03BC\u03BF\u03CD\u03BD\u03C4\u03B1\u03B9 \u03C0\u03C1\u03BF\u03B7\u03B3\u03BF\u03CD\u03BC\u03B5\u03BD\u03B5\u03C2 \u03C4\u03B9\u03BC\u03AD\u03C2, \u03CE\u03C3\u03C4\u03B5 \u03B7 \u03B5\u03BE\u03B1\u03C1\u03C4\u03B7\u03BC\u03AD\u03BD\u03B7 \u03BC\u03B5\u03C4\u03B1\u03B2\u03BB\u03B7\u03C4\u03AE \u03BD\u03B1 \u03BC\u03B7\u03BD \u03B5\u03BE\u03B1\u03C1\u03C4\u03AC\u03C4\u03B1\u03B9 \u03B1\u03C0\u03BF\u03BA\u03BB\u03B5\u03B9\u03C3\u03C4\u03B9\u03BA\u03AC \u03B1\u03C0\u03CC \u03C4\u03B7\u03BD \u03B5\u03AF\u03C3\u03BF\u03B4\u03BF \u03C0\u03BF\u03C5 \u03B4\u03AD\u03C7\u03B5\u03C4\u03B1\u03B9 \u03B5\u03BA\u03B5\u03AF\u03BD\u03B7 \u03C4\u03B7 \u03C3\u03C4\u03B9\u03B3\u03BC\u03AE \u03C4\u03BF \u03BA\u03CD\u03BA\u03BB\u03C9\u03BC\u03B1. \u0397 \u03B5\u03AF\u03C3\u03BF\u03B4\u03BF\u03C2 \u03B5\u03BE\u03B1\u03C1\u03C4\u03AC\u03C4\u03B1\u03B9 \u03B1\u03C0\u03CC \u03B4\u03B9\u03AC\u03C6\u03BF\u03C1\u03BF\u03C5\u03C2 \u03BC\u03B7\u03C7\u03B1\u03BD\u03B9\u03C3\u03BC\u03BF\u03CD\u03C2, \u03B5\u03BD\u03CE \u03B7 \u03AD\u03BE\u03BF\u03B4\u03BF\u03C2 \u03BA\u03B9\u03BD\u03B7\u03C4\u03BF\u03C0\u03BF\u03B9\u03B5\u03AF \u03B4\u03B9\u03AC\u03C6\u03BF\u03C1\u03BF\u03C5\u03C2 \u03AC\u03BB\u03BB\u03BF\u03C5\u03C2 \u03BC\u03B7\u03C7\u03B1\u03BD\u03B9\u03C3\u03BC\u03BF\u03CD\u03C2. \u039F \u03C3\u03BA\u03BF\u03C0\u03CC\u03C2 \u03C4\u03BF\u03C5 \u03BA\u03C5\u03BA\u03BB\u03CE\u03BC\u03B1\u03C4\u03BF\u03C2 \u03B5\u03AF\u03BD\u03B1\u03B9 \u03BC\u03B5 \u03BA\u03B1\u03C4\u03AC\u03BB\u03BB\u03B7\u03BB\u03B7 \u03B5\u03C0\u03B5\u03BE\u03B5\u03C1\u03B3\u03B1\u03C3\u03AF\u03B1 \u03C4\u03B7\u03C2 \u03B5\u03B9\u03C3\u03CC\u03B4\u03BF\u03C5 \u03BD\u03B1 \u03B1\u03C0\u03BF\u03C6\u03B1\u03C3\u03AF\u03C3\u03B5\u03B9 \u03C0\u03CE\u03C2 \u03C0\u03C1\u03AD\u03C0\u03B5\u03B9 \u03BD\u03B1 \u03B1\u03BD\u03C4\u03B9\u03B4\u03C1\u03AC\u03C3\u03B5\u03B9 \u03B7 \u03BA\u03B1\u03C4\u03B1\u03C3\u03BA\u03B5\u03C5\u03AE, \u03B7 \u03BC\u03B7\u03C7\u03B1\u03BD\u03AE \u03AE \u03CC\u03C4\u03B9 \u03AC\u03BB\u03BB\u03BF \u03B5\u03BB\u03AD\u03B3\u03C7\u03B5\u03B9 \u03C4\u03BF \u03BA\u03CD\u03BA\u03BB\u03C9\u03BC\u03B1. \u0393\u03B9\u03B1 \u03C0\u03B1\u03C1\u03AC\u03B4\u03B5\u03B9\u03B3\u03BC\u03B1 \u03C3\u03B5 \u03AD\u03BD\u03B1 \u03B5\u03C1\u03B3\u03BF\u03C3\u03C4\u03AC\u03C3\u03B9\u03BF \u03AD\u03BD\u03B1 \u03BB\u03BF\u03B3\u03B9\u03BA\u03CC \u03BA\u03CD\u03BA\u03BB\u03C9\u03BC\u03B1 \u03BC\u03C0\u03BF\u03C1\u03B5\u03AF \u03BD\u03B1 \u03B1\u03C0\u03BF\u03C6\u03B1\u03C3\u03AF\u03B6\u03B5\u03B9 \u03B1\u03BD\u03AC\u03BB\u03BF\u03B3\u03B1 \u03BC\u03B5 \u03C4\u03B1 \u03B1\u03C0\u03BF\u03B8\u03AD\u03BC\u03B1\u03C4\u03B1 \u03C4\u03B7\u03BD \u03C4\u03B1\u03C7\u03CD\u03C4\u03B7\u03C4\u03B1 \u03C4\u03B7\u03C2 \u03C0\u03B1\u03C1\u03B1\u03B3\u03C9\u03B3\u03AE\u03C2. \u0388\u03C4\u03C3\u03B9, \u03BB\u03B5\u03B9\u03C4\u03BF\u03C5\u03C1\u03B3\u03B5\u03AF \u03BF \u03BC\u03B9\u03BA\u03C1\u03BF\u03B5\u03C0\u03B5\u03BE\u03B5\u03C1\u03B3\u03B1\u03C3\u03C4\u03AE\u03C2 \u03C3\u03C4\u03BF\u03C5\u03C2 \u03C5\u03C0\u03BF\u03BB\u03BF\u03B3\u03B9\u03C3\u03C4\u03AD\u03C2, \u03CC\u03C0\u03C9\u03C2 \u03BA\u03B1\u03B9 \u03C4\u03B1 \u03C5\u03C0\u03CC\u03BB\u03BF\u03B9\u03C0\u03B1 \u03BF\u03BB\u03BF\u03BA\u03BB\u03B7\u03C1\u03C9\u03BC\u03AD\u03BD\u03B1 \u03BA\u03C5\u03BA\u03BB\u03CE\u03BC\u03B1\u03C4\u03B1. \u03A4\u03B1 \u03BB\u03BF\u03B3\u03B9\u03BA\u03AC \u03BA\u03C5\u03BA\u03BB\u03CE\u03BC\u03B1\u03C4\u03B1 \u03C5\u03BB\u03BF\u03C0\u03BF\u03B9\u03BF\u03CD\u03BD\u03C4\u03B1\u03B9 \u03C3\u03C5\u03BD\u03AE\u03B8\u03C9\u03C2 \u03BC\u03B5 \u03BA\u03C1\u03C5\u03C3\u03C4\u03B1\u03BB\u03BB\u03BF\u03C4\u03C1\u03B9\u03CC\u03B4\u03BF\u03C5\u03C2. \u0395\u03BD\u03B1\u03BB\u03BB\u03B1\u03BA\u03C4\u03B9\u03BA\u03AC \u03BC\u03C0\u03BF\u03C1\u03B5\u03AF \u03BD\u03B1 \u03C7\u03C1\u03B7\u03C3\u03B9\u03BC\u03BF\u03C0\u03BF\u03B9\u03B7\u03B8\u03B5\u03AF \u03B7\u03BB\u03B5\u03BA\u03C4\u03C1\u03BF\u03BD\u03CC\u03BC\u03BF\u03C2 \u03AE \u03BF\u03C0\u03BF\u03B9\u03BF\u03B4\u03AE\u03C0\u03BF\u03C4\u03B5 \u03AC\u03BB\u03BB\u03BF \u03B5\u03AF\u03B4\u03BF\u03C2 \u03B1\u03C5\u03C4\u03CC\u03BC\u03B1\u03C4\u03BF\u03C5 \u03B4\u03B9\u03B1\u03BA\u03CC\u03C0\u03C4\u03B7."@el . . . "\u062A\u0635\u0645\u064A\u0645 \u0645\u0646\u0637\u0642\u064A"@ar . "11110"^^ . "En \u00E9lectronique, la synth\u00E8se logique (anglais : RTL synthesis) est la traduction d'une forme abstraite de description du comportement d'un circuit (voir Register Transfer Level) en sa r\u00E9alisation concr\u00E8te sous forme de portes logiques. Le point de d\u00E9part peut \u00EAtre un langage de description de mat\u00E9riel comme VHDL ou Verilog, un sch\u00E9ma logique du circuit. D'autres sources sont venues s'additionner depuis les ann\u00E9es 2010, comme l'utilisation de la programmation en OpenCL. Le point d'arriv\u00E9e peut \u00EAtre un code objet pour un CPLD ou FPGA ou la cr\u00E9ation d'un ASIC."@fr . . .