. . . "Dual Channel \u00E9s una tecnologia per a mem\u00F2ries d'ordinadors personals que permet l'increment del rendiment gr\u00E0cies a l'acc\u00E9s simultani a dos m\u00F2duls diferents de mem\u00F2ria. Aix\u00F2 s'aconsegueix mitjan\u00E7ant un segon controlador de mem\u00F2ria, el NorthBrigde (component del chipset). Les millores de rendiment s\u00F3n particularment perceptibles quan es treballa amb controladors de v\u00EDdeo integrats a la placa base, ja que aquestes, al no comptar amb mem\u00F2ria pr\u00F2pia, usen la mem\u00F2ria RAM o mem\u00F2ria principal del sistema i, gr\u00E0cies a Dual Channel, poden accedir a un m\u00F2dul mentre el sistema accedeix a l'altre."@ca . . . . . "\u041C\u043D\u043E\u0433\u043E\u043A\u0430\u043D\u0430\u043B\u044C\u043D\u044B\u0439 \u0440\u0435\u0436\u0438\u043C (\u0430\u043D\u0433\u043B. Multi-channel architecture) \u2014 \u0440\u0435\u0436\u0438\u043C \u0440\u0430\u0431\u043E\u0442\u044B \u043E\u043F\u0435\u0440\u0430\u0442\u0438\u0432\u043D\u043E\u0439 \u043F\u0430\u043C\u044F\u0442\u0438 (RAM) \u0438 \u0435\u0451 \u0432\u0437\u0430\u0438\u043C\u043E\u0434\u0435\u0439\u0441\u0442\u0432\u0438\u044F \u0441 \u043C\u0430\u0442\u0435\u0440\u0438\u043D\u0441\u043A\u043E\u0439 \u043F\u043B\u0430\u0442\u043E\u0439, \u043F\u0440\u043E\u0446\u0435\u0441\u0441\u043E\u0440\u043E\u043C \u0438 \u0434\u0440\u0443\u0433\u0438\u043C\u0438 \u043A\u043E\u043C\u043F\u043E\u043D\u0435\u043D\u0442\u0430\u043C\u0438 \u043A\u043E\u043C\u043F\u044C\u044E\u0442\u0435\u0440\u0430, \u043F\u0440\u0438 \u043A\u043E\u0442\u043E\u0440\u043E\u043C \u043C\u043E\u0436\u0435\u0442 \u0431\u044B\u0442\u044C \u0443\u0432\u0435\u043B\u0438\u0447\u0435\u043D\u0430 \u0441\u043A\u043E\u0440\u043E\u0441\u0442\u044C \u043F\u0435\u0440\u0435\u0434\u0430\u0447\u0438 \u0434\u0430\u043D\u043D\u044B\u0445 \u043C\u0435\u0436\u0434\u0443 \u043D\u0438\u043C\u0438 \u0437\u0430 \u0441\u0447\u0451\u0442 \u0438\u0441\u043F\u043E\u043B\u044C\u0437\u043E\u0432\u0430\u043D\u0438\u044F \u0441\u0440\u0430\u0437\u0443 \u043D\u0435\u0441\u043A\u043E\u043B\u044C\u043A\u0438\u0445 \u043A\u0430\u043D\u0430\u043B\u043E\u0432 \u0434\u043B\u044F \u0434\u043E\u0441\u0442\u0443\u043F\u0430 \u043A \u043E\u0431\u044A\u0435\u0434\u0438\u043D\u0451\u043D\u043D\u043E\u043C\u0443 \u0431\u0430\u043D\u043A\u0443 \u043F\u0430\u043C\u044F\u0442\u0438 (\u044D\u0442\u043E \u043C\u043E\u0436\u043D\u043E \u043F\u0440\u043E\u0438\u043B\u043B\u044E\u0441\u0442\u0440\u0438\u0440\u043E\u0432\u0430\u0442\u044C \u043D\u0430 \u043F\u0440\u0438\u043C\u0435\u0440\u0435 \u0451\u043C\u043A\u043E\u0441\u0442\u0435\u0439, \u0447\u0435\u0440\u0435\u0437 \u0433\u043E\u0440\u043B\u044B\u0448\u043A\u043E \u043E\u0434\u043D\u043E\u0439 \u0438\u0437 \u043A\u043E\u0442\u043E\u0440\u044B\u0445 \u0436\u0438\u0434\u043A\u043E\u0441\u0442\u044C \u0431\u0443\u0434\u0435\u0442 \u0432\u044B\u043B\u0438\u0432\u0430\u0442\u044C\u0441\u044F \u0434\u043E\u043B\u044C\u0448\u0435, \u0447\u0435\u043C \u0438\u0437 \u0434\u0432\u0443\u0445 \u0434\u0440\u0443\u0433\u0438\u0445 \u0441 \u0442\u0430\u043A\u0438\u043C\u0438 \u0436\u0435 \u043E\u0431\u0449\u0438\u043C \u0441\u0443\u043C\u043C\u0430\u0440\u043D\u044B\u043C \u043E\u0431\u044A\u0451\u043C\u043E\u043C \u0438 \u0433\u043E\u0440\u043B\u044B\u0448\u043A\u0430\u043C\u0438, \u043D\u043E \u0441 \u0431\u043E\u043B\u044C\u0448\u0435\u0439 \u043F\u0440\u043E\u043F\u0443\u0441\u043A\u043D\u043E\u0439 \u0441\u043F\u043E\u0441\u043E\u0431\u043D\u043E\u0441\u0442\u044C\u044E \u2014 \u0434\u0432\u0443\u043C\u044F \u0433\u043E\u0440\u043B\u044B\u0448\u043A\u0430\u043C\u0438). \u0422\u0430\u043A\u0438\u043C \u043E\u0431\u0440\u0430\u0437\u043E\u043C, \u0441\u0438\u0441\u0442\u0435\u043C\u0430 \u043F\u0440\u0438 \u0438\u0441\u043F\u043E\u043B\u044C\u0437\u043E\u0432\u0430\u043D\u0438\u0438, \u043D\u0430\u043F\u0440\u0438\u043C\u0435\u0440, \u0434\u0432\u0443\u0445 \u043C\u043E\u0434\u0443\u043B\u0435\u0439 \u043F\u0430\u043C\u044F\u0442\u0438 \u0432 \u0434\u0432\u0443\u0445\u043A\u0430\u043D\u0430\u043B\u044C\u043D\u043E\u043C \u0440\u0435\u0436\u0438\u043C\u0435 \u043C\u043E\u0436\u0435\u0442 \u0440\u0430\u0431\u043E\u0442\u0430\u0442\u044C \u0431\u044B\u0441\u0442\u0440\u0435\u0435, \u0447\u0435\u043C \u043F\u0440\u0438 \u0438\u0441\u043F\u043E\u043B\u044C\u0437\u043E\u0432\u0430\u043D\u0438\u0438 \u043E\u0434\u043D\u043E\u0433\u043E \u043C\u043E\u0434\u0443\u043B\u044F, \u0440\u0430\u0432\u043D\u043E\u0433\u043E \u0438\u0445 \u0441\u0443\u043C\u043C\u0430\u0440\u043D\u043E\u043C\u0443 \u043E\u0431\u044A\u0451\u043C\u0443."@ru . . . . . . . . "Dual-channel \u2013 technologia stosowana w kontrolerach pami\u0119ci, do wydajniejszej obs\u0142ugi pami\u0119ci RAM. Polega na podwojeniu przepustowo\u015Bci przesy\u0142u danych pomi\u0119dzy kontrolerem pami\u0119ci a pami\u0119ci\u0105 RAM. Technologia dual-channel wykorzystuje dwa 64-bitowe kana\u0142y, co razem daje magistral\u0119 o szeroko\u015Bci 128 bit\u00F3w dla przesy\u0142u danych pomi\u0119dzy pami\u0119ci\u0105 RAM a kontrolerem pami\u0119ci."@pl . "\u96D9\u901A\u9053\uFF08\u82F1\u8A9E\uFF1ADual-channel\uFF09\u662F\u4E00\u7A2E\u80FD\u5920\u8B93\u96FB\u8166\u6548\u80FD\u589E\u52A0\u7684\u6280\u8853\uFF0C\u6B64\u7A2E\u6280\u8853\u5C07\u591A\u4E2A\u8A18\u61B6\u9AD4\u7531\u4E32\u8054\u65B9\u5F0F\u6539\u826F\u4E3A\u5E76\u8054\u65B9\u5F0F\uFF0C\u4EE5\u5F97\u5230\u66F4\u5927\u7684\u983B\u5BEC\u3002\u6700\u65E9\u4F7F\u7528\u6B64\u6280\u8853\u7684\u8A18\u61B6\u4F53\u662FRambus\u3002"@zh . "\u30C7\u30E5\u30A2\u30EB\u30C1\u30E3\u30CD\u30EB\u307E\u305F\u306F\u30C7\u30E5\u30A2\u30EB\u30C1\u30E3\u30F3\u30CD\u30EB\uFF08\u82F1: Dual-channel\uFF09\u3068\u306F\u3001\u5E83\u7FA9\u306B\u306F\u540C\u4E00\u306E\u898F\u683C\u306E\u901A\u4FE1\u30A4\u30F3\u30BF\u30FC\u30D5\u30A7\u30A4\u30B9\u3092\u4E8C\u91CD\u306B\u5099\u3048\u308B\u3053\u3068\u3002\u72ED\u7FA9\u3068\u3057\u3066\u306F\u30D1\u30BD\u30B3\u30F3\u306B\u642D\u8F09\u3055\u308C\u3066\u3044\u308B\u30E9\u30F3\u30C0\u30E0\u30A2\u30AF\u30BB\u30B9\u30E1\u30E2\u30EA\uFF08RAM\uFF09\u306E\u898F\u683C\u306B\u304A\u3044\u3066\u3001DDR SDRAM\u3001DDR2 SDRAM\u3001DDR3 SDRAM\u3001DDR4 SDRAM\u306B\u5BFE\u5FDC\u3057\u305F\u30DE\u30B6\u30FC\u30DC\u30FC\u30C9\u3092\u7528\u3044\u3001\u30E1\u30E2\u30EA\u3068\u30CE\u30FC\u30B9\u30D6\u30EA\u30C3\u30B8\u9593\uFF08\u30E1\u30E2\u30EA\u30D0\u30B9\uFF09\u306E\u30C7\u30FC\u30BF\u306E\u8EE2\u9001\u901F\u5EA6\u30922\u500D\u306B\u5F15\u304D\u4E0A\u3052\u308B\u6280\u8853\u3067\u3042\u308B\u3002\u307E\u305F\u30013\uFF5E4\u679A\u4E00\u7D44\u306ERAM\u3092\u4F7F\u7528\u3059\u308B\u30C8\u30EA\u30D7\u30EB\u30C1\u30E3\u30CD\u30EB\u3084\u30AF\u30A2\u30C3\u30C9\u30C1\u30E3\u30CD\u30EB\u3082\u5B58\u5728\u3059\u308B\u3002 \u672C\u9805\u3067\u306F\u72ED\u7FA9\u306B\u3064\u3044\u3066\u8FF0\u3079\u308B\u3002"@ja . . "\u96D9\u901A\u9053\uFF08\u82F1\u8A9E\uFF1ADual-channel\uFF09\u662F\u4E00\u7A2E\u80FD\u5920\u8B93\u96FB\u8166\u6548\u80FD\u589E\u52A0\u7684\u6280\u8853\uFF0C\u6B64\u7A2E\u6280\u8853\u5C07\u591A\u4E2A\u8A18\u61B6\u9AD4\u7531\u4E32\u8054\u65B9\u5F0F\u6539\u826F\u4E3A\u5E76\u8054\u65B9\u5F0F\uFF0C\u4EE5\u5F97\u5230\u66F4\u5927\u7684\u983B\u5BEC\u3002\u6700\u65E9\u4F7F\u7528\u6B64\u6280\u8853\u7684\u8A18\u61B6\u4F53\u662FRambus\u3002"@zh . . . "Dual-channel \u2013 technologia stosowana w kontrolerach pami\u0119ci, do wydajniejszej obs\u0142ugi pami\u0119ci RAM. Polega na podwojeniu przepustowo\u015Bci przesy\u0142u danych pomi\u0119dzy kontrolerem pami\u0119ci a pami\u0119ci\u0105 RAM. Technologia dual-channel wykorzystuje dwa 64-bitowe kana\u0142y, co razem daje magistral\u0119 o szeroko\u015Bci 128 bit\u00F3w dla przesy\u0142u danych pomi\u0119dzy pami\u0119ci\u0105 RAM a kontrolerem pami\u0119ci. Technologia dual-channel wymaga umieszczania modu\u0142\u00F3w pami\u0119ci parami, w skorelowanych ze sob\u0105 gniazdach (gniazda te na p\u0142ycie g\u0142\u00F3wnej oznaczone s\u0105 najcz\u0119\u015Bciej odpowiednimi kolorami). Modu\u0142y pami\u0119ci tworz\u0105ce par\u0119 powinny by\u0107 takie same. Mo\u017Cliwe jest tak\u017Ce u\u017Cywanie podobnych modu\u0142\u00F3w RAM r\u00F3\u017Cnych producent\u00F3w, pod warunkiem, \u017Ce maj\u0105 tak\u0105 sam\u0105 wielko\u015B\u0107 pami\u0119ci (dopuszczalne s\u0105 r\u00F3\u017Cne timingi (op\u00F3\u017Anienia) oraz r\u00F3\u017Cne cz\u0119stotliwo\u015Bci \u2013 w takim przypadku p\u0142yta g\u0142\u00F3wna ustawi cz\u0119stotliwo\u015B\u0107 pami\u0119ci zgodne z cz\u0119stotliwo\u015Bci\u0105 najwolniejszej zainstalowanej pami\u0119ci RAM).P\u0142yty g\u0142\u00F3wne oparte na nowoczesnych chipsetach obs\u0142uguj\u0105 tryb dual channel r\u00F3wnie\u017C, gdy u\u017Cyjemy do jego budowy dw\u00F3ch par pami\u0119ci o r\u00F3\u017Cnej pojemno\u015Bci (np. 2x1 GB + 2x2 GB)."@pl . . "1107430938"^^ . . "L'architettura Dual-channel DDR/DDR2/DDR3/DDR4 \u00E8 una tecnologia utilizzata per raddoppiare la velocit\u00E0 di trasferimento dei dati dalla RAM al northbridge. I controller di memoria che la supportano utilizzano due canali di dati a 64 bit, che forniscono una larghezza di banda totale di 128 bit per spostare i dati dalla RAM al processore. Perch\u00E9 questo avvenga, i moduli di memoria devono essere installati negli slot di memoria adatti sulla scheda madre, che solitamente sono colorati. Ogni modulo dovrebbe essere identico (in numero di chip e lati utilizzati) al secondo modulo nello slot corrispondente. \u00C8 possibile, anche se non sicuro, utilizzare moduli di memoria di produttori diversi, se essi hanno la stessa dimensione, specifica, numero di chip di memoria ed organizzazione interna. Spesso per\u00F2 questa possibilit\u00E0 viene rimossa dal produttore della scheda madre. Per questo, molti dei produttori di moduli di memoria vendono oggi kit composti da coppie di moduli identici adatti per essere usati in modalit\u00E0 dual channel."@it . "\u0423 \u0433\u0430\u043B\u0443\u0437\u044F\u0445 \u0446\u0438\u0444\u0440\u043E\u0432\u043E\u0457 \u0435\u043B\u0435\u043A\u0442\u0440\u043E\u043D\u0456\u043A\u0438 \u0439 \u0430\u043F\u0430\u0440\u0430\u0442\u043D\u043E\u0433\u043E \u0437\u0430\u0431\u0435\u0437\u043F\u0435\u0447\u0435\u043D\u043D\u044F \u0431\u0430\u0433\u0430\u0442\u043E\u043A\u0430\u043D\u0430\u043B\u044C\u043D\u0430 \u0430\u0440\u0445\u0456\u0442\u0435\u043A\u0442\u0443\u0440\u0430 \u043F\u0430\u043C'\u044F\u0442\u0456 \u2014 \u0442\u0435\u0445\u043D\u043E\u043B\u043E\u0433\u0456\u044F, \u0449\u043E \u0437\u0431\u0456\u043B\u044C\u0448\u0443\u0454 \u0448\u0432\u0438\u0434\u043A\u0456\u0441\u0442\u044C \u043F\u0435\u0440\u0435\u0434\u0430\u0432\u0430\u043D\u043D\u044F \u0434\u0430\u043D\u0438\u0445 \u043C\u0456\u0436 \u043F\u0430\u043C'\u044F\u0442\u0442\u044E DRAM \u0456 \u0448\u043B\u044F\u0445\u043E\u043C \u0434\u043E\u0434\u0430\u0432\u0430\u043D\u043D\u044F \u0431\u0456\u043B\u044C\u0448\u043E\u0457 \u043A\u0456\u043B\u044C\u043A\u043E\u0441\u0442\u0456 \u043A\u0430\u043D\u0430\u043B\u0456\u0432 \u043A\u043E\u043C\u0443\u043D\u0456\u043A\u0430\u0446\u0456\u0457 \u043C\u0456\u0436 \u043D\u0438\u043C\u0438. \u0422\u0435\u043E\u0440\u0435\u0442\u0438\u0447\u043D\u043E \u0446\u0435 \u043F\u043E\u043C\u043D\u043E\u0436\u0443\u0454 \u0448\u0432\u0438\u0434\u043A\u0456\u0441\u0442\u044C \u043F\u0435\u0440\u0435\u0434\u0430\u0432\u0430\u043D\u043D\u044F \u0434\u0430\u043D\u0438\u0445 \u043D\u0430 \u0442\u043E\u0447\u043D\u0443 \u043A\u0456\u043B\u044C\u043A\u0456\u0441\u0442\u044C \u043D\u0430\u044F\u0432\u043D\u0438\u0445 \u043A\u0430\u043D\u0430\u043B\u0456\u0432. \u0414\u0432\u043E\u043A\u0430\u043D\u0430\u043B\u044C\u043D\u0430 \u043F\u0430\u043C'\u044F\u0442\u044C \u0432\u0438\u043A\u043E\u0440\u0438\u0441\u0442\u043E\u0432\u0443\u0454 \u0434\u0432\u0430 \u043A\u0430\u043D\u0430\u043B\u0438. \u0422\u0435\u0445\u043D\u0456\u043A\u0430 \u0441\u0445\u043E\u0434\u0438\u0442\u044C \u0434\u043E 1960-\u0442\u0438\u0445, \u043A\u043E\u043B\u0438 \u0432\u0438\u043A\u043E\u0440\u0438\u0441\u0442\u043E\u0432\u0443\u0432\u0430\u043B\u0430\u0441\u044F \u0432 IBM System/360 Model 91 \u0439 \u0443 CDC 6600. \u0421\u0443\u0447\u0430\u0441\u043D\u0456 \u0432\u0438\u0441\u043E\u043A\u043E\u043A\u043B\u0430\u0441\u043D\u0456 \u043F\u0440\u043E\u0446\u0435\u0441\u043E\u0440\u0438 \u043D\u0430 \u043A\u0448\u0442\u0430\u043B\u0442 \u0441\u0435\u0440\u0456\u0439 Intel i7 Extreme \u0439 AMD Ryzen Threadripper, \u0430 \u0442\u0430\u043A\u043E\u0436 \u0440\u0456\u0437\u043D\u0456 Xeon \u043F\u0456\u0434\u0442\u0440\u0438\u043C\u0443\u044E\u0442\u044C \u0447\u043E\u0442\u0438\u0440\u0438\u043A\u0430\u043D\u0430\u043B\u044C\u043D\u0443 \u043F\u0430\u043C'\u044F\u0442\u044C. \u0423 \u0431\u0435\u0440\u0435\u0437\u043D\u0456 2010 \u0440\u043E\u043A\u0443 AMD \u0432\u0438\u043F\u0443\u0441\u0442\u0438\u043B\u0430 Socket G34 \u0456 \u043F\u0440\u043E\u0446\u0435\u0441\u043E\u0440\u0438 \u0441\u0435\u0440\u0456\u0457 Magny-Cours Opteron 6100 \u0437 \u043F\u0456\u0434\u0442\u0440\u0438\u043C\u043A\u043E\u044E \u0447\u043E\u0442\u0438\u0440\u0438\u043A\u0430\u043D\u0430\u043B\u044C\u043D\u043E\u0457 \u043F\u0430\u043C'\u044F\u0442\u0456. 2006 \u0440\u043E\u043A\u0443 Intel \u0432\u0438\u043F\u0443\u0441\u0442\u0438\u043B\u0430 \u0447\u0438\u043F\u0441\u0435\u0442\u0438, \u0449\u043E \u043F\u0456\u0434\u0442\u0440\u0438\u043C\u0443\u044E\u0442\u044C \u0447\u043E\u0442\u0438\u0440\u0438\u043A\u0430\u043D\u0430\u043B\u044C\u043D\u0443 \u043F\u0430\u043C'\u044F\u0442\u044C, \u0434\u043B\u044F \u0441\u0432\u043E\u0454\u0457 \u043F\u043B\u0430\u0442\u0444\u043E\u0440\u043C\u0438 LGA 771, \u0430 2011 \u0440\u043E\u043A\u0443 \u0456 \u0434\u043B\u044F \u043F\u043B\u0430\u0442\u0444\u043E\u0440\u043C\u0438 LGA 2011. \u0411\u0443\u043B\u043E \u0440\u043E\u0437\u0440\u043E\u0431\u043B\u0435\u043D\u043E \u043C\u0456\u043A\u0440\u043E\u043A\u043E\u043C\u043F'\u044E\u0442\u0435\u0440\u043D\u0456 \u0447\u0438\u043F\u0441\u0435\u0442\u0438 \u0437 \u043D\u0430\u0432\u0456\u0442\u044C \u0431\u0456\u043B\u044C\u0448\u043E\u044E \u043A\u0456\u043B\u044C\u043A\u0456\u0441\u0442\u044E \u043A\u0430\u043D\u0430\u043B\u0456\u0432; \u043D\u0430\u043F\u0440\u0438\u043A\u043B\u0430\u0434, \u0447\u0438\u043F\u0441\u0435\u0442 \u0443 600 (1995) \u043F\u0456\u0434\u0442\u0440\u0438\u043C\u0443\u0454 \u0432\u043E\u0441\u044C\u043C\u0438\u043A\u0430\u043D\u0430\u043B\u044C\u043D\u0443 \u043F\u0430\u043C'\u044F\u0442\u044C, \u0430\u043B\u0435 \u043C\u0430\u0448\u0438\u043D\u0438 \u043E\u0431\u043C\u0435\u0436\u0443\u0454 \u043E\u043F\u0435\u0440\u0443\u0432\u0430\u043D\u043D\u044F \u0434\u043E \u0447\u043E\u0442\u0438\u0440\u044C\u043E\u0445 \u043A\u0430\u043D\u0430\u043B\u0456\u0432."@uk . "In the fields of digital electronics and computer hardware, multi-channel memory architecture is a technology that increases the data transfer rate between the DRAM memory and the memory controller by adding more channels of communication between them. Theoretically, this multiplies the data rate by exactly the number of channels present. Dual-channel memory employs two channels. The technique goes back as far as the 1960s having been used in IBM System/360 Model 91 and in CDC 6600."@en . "\uB2E4\uC911 \uCC44\uB110 \uBA54\uBAA8\uB9AC \uAD6C\uC870(multi-channel memory architecture)\uB294 \uB3D9\uC801 \uB7A8(DRAM)\uACFC \uBA54\uBAA8\uB9AC \uCEE8\uD2B8\uB864\uB7EC \uC0AC\uC774\uC5D0 \uD1B5\uC2E0 \uCC44\uB110\uC744 \uD558\uB098 \uC774\uC0C1 \uB354 \uCD94\uAC00\uD558\uC5EC \uB370\uC774\uD130 \uC804\uC1A1 \uC18D\uB3C4\uB97C \uBE60\uB974\uAC8C \uD558\uB294 \uAE30\uC220\uC774\uB2E4. \uB4C0\uC5BC \uCC44\uB110\uACFC \uD2B8\uB9AC\uD50C \uCC44\uB110, \uCFFC\uB4DC \uCC44\uB110 \uB4F1\uC774 \uC5EC\uAE30\uC5D0 \uC18D\uD55C\uB2E4."@ko . "Als Dual Channel bezeichnet man eine Architektur in der Computertechnik, in dem eine CPU oder GPU zwei getrennt steuerbare Speicherkan\u00E4le besitzt. Diese Anzahl ist nicht gleichbedeutend mit der Anzahl der Speichermodule, weil mehrere Speichermodule an einem Bus arbeiten k\u00F6nnen, mehrere Speichermodule einen Bus bilden k\u00F6nnen oder aber auch ein Speichermodul mehrere Busse bereitstellen kann. Daf\u00FCr werden getrennte Datenbusse vom Prozessor (CPU) oder Speichercontroller zu den einzelnen Modulen eingesetzt. Durch die gleichzeitige \u00DCbertragung \u00FCber mehrere Busse k\u00F6nnen Daten unabh\u00E4ngig voneinander und mehr Daten pro Zeiteinheit \u00FCbertragen werden. Diese Technik wird u.\u202Fa. seit Anfang der 2000er Jahre in Personal-Computern eingesetzt. Historisch haben CPUs mit Von-Neumann-Architektur einen Speicherkanal f\u00FCr Daten- und Befehle, mit Harvard-Architektur zwei oder mehr Speicherkan\u00E4le.Mit dem Aufkommen von CPUs mit mehreren Kernen und gr\u00F6\u00DFeren Bandbreitenanforderungen haben CPUs mehr als einen Speicherkanal bekommen.Bei Einzel-CPUs liegt das Maximum derzeit bei 12 Speicherkan\u00E4len (Xeon Platinum Prozessor 9282), bei GPUs bei 24 Speicherkan\u00E4len (NVIDIA RTX 3080) bzw. bei 32 Speicherkan\u00E4len (AMD Radeon Pro VII mit HBM). Bei Multi-Socket-Mainboards liegt es bei 48 Speicherkan\u00E4len (6 pro CPU)."@de . . "\u0414\u0432\u0443\u0445\u043A\u0430\u043D\u0430\u043B\u044C\u043D\u044B\u0439 \u0440\u0435\u0436\u0438\u043C"@ru . . . "\uB2E4\uC911 \uCC44\uB110 \uBA54\uBAA8\uB9AC \uAD6C\uC870"@ko . . . "Dual channel"@ca . . . . . . "Dual channel"@it . . . . . "\u30C7\u30E5\u30A2\u30EB\u30C1\u30E3\u30CD\u30EB"@ja . . . . . . "V\u00EDcekan\u00E1lov\u00E1 architektura pam\u011Bti"@cs . . . . . . . . . . "L'architecture de m\u00E9moire \u00E0 multiples canaux (ou architecture de m\u00E9moire multiplex) est une solution technique mise en place sur une carte m\u00E8re permettant d'augmenter la bande passante entre la m\u00E9moire vive et le contr\u00F4leur de m\u00E9moire. Les contr\u00F4leurs de m\u00E9moire offrant l'architecture \u00E0 multiples canaux utilisent deux, trois ou quatre canaux de donn\u00E9es de 64 bits, donnant ainsi une bande passante totale de 128 bits, 192 bits ou 256 bits pour le transfert de donn\u00E9es entre la m\u00E9moire vive et le processeur. Le principe est donc d'utiliser ces canaux en y attribuant chacun la communication avec une barrette m\u00E9moire. Les barrettes doivent avoir les m\u00EAmes caract\u00E9ristiques puisqu'elles sont g\u00E9r\u00E9es par le m\u00EAme contr\u00F4leur de m\u00E9moire. Dans certains cas, il est possible d'utiliser des barrettes qui ne sont pas identiques, par exemple, provenant de fabricants diff\u00E9rents. Mais elles doivent absolument \u00EAtre de m\u00EAme capacit\u00E9, de m\u00EAmes sp\u00E9cifications et avoir des puces de m\u00EAme architecture interne. Cependant, il est conseill\u00E9 d'utiliser des paires identiques. D'ailleurs plusieurs fabricants de cartes m\u00E8res ne vont officiellement supporter que les configurations dans lesquelles des barrettes absolument identiques sont utilis\u00E9es. L'introduction de cette technique sur les machines grand public a lieu en 2001 avec l'apparition du chipset nForce 420 de NVIDIA. Cette puce \u00E9tant uniquement destin\u00E9e aux processeurs AMD, il faut attendre 2003 et la sortie du chipset Intel E7205 pour pouvoir utiliser le canal double sur les plates-formes Intel."@fr . "\u96D9\u901A\u9053\u8A18\u61B6\u9AD4\u6280\u8853"@zh . . . . . . . "Architecture de m\u00E9moire \u00E0 multiples canaux"@fr . . . . . . . . "\u30C7\u30E5\u30A2\u30EB\u30C1\u30E3\u30CD\u30EB\u307E\u305F\u306F\u30C7\u30E5\u30A2\u30EB\u30C1\u30E3\u30F3\u30CD\u30EB\uFF08\u82F1: Dual-channel\uFF09\u3068\u306F\u3001\u5E83\u7FA9\u306B\u306F\u540C\u4E00\u306E\u898F\u683C\u306E\u901A\u4FE1\u30A4\u30F3\u30BF\u30FC\u30D5\u30A7\u30A4\u30B9\u3092\u4E8C\u91CD\u306B\u5099\u3048\u308B\u3053\u3068\u3002\u72ED\u7FA9\u3068\u3057\u3066\u306F\u30D1\u30BD\u30B3\u30F3\u306B\u642D\u8F09\u3055\u308C\u3066\u3044\u308B\u30E9\u30F3\u30C0\u30E0\u30A2\u30AF\u30BB\u30B9\u30E1\u30E2\u30EA\uFF08RAM\uFF09\u306E\u898F\u683C\u306B\u304A\u3044\u3066\u3001DDR SDRAM\u3001DDR2 SDRAM\u3001DDR3 SDRAM\u3001DDR4 SDRAM\u306B\u5BFE\u5FDC\u3057\u305F\u30DE\u30B6\u30FC\u30DC\u30FC\u30C9\u3092\u7528\u3044\u3001\u30E1\u30E2\u30EA\u3068\u30CE\u30FC\u30B9\u30D6\u30EA\u30C3\u30B8\u9593\uFF08\u30E1\u30E2\u30EA\u30D0\u30B9\uFF09\u306E\u30C7\u30FC\u30BF\u306E\u8EE2\u9001\u901F\u5EA6\u30922\u500D\u306B\u5F15\u304D\u4E0A\u3052\u308B\u6280\u8853\u3067\u3042\u308B\u3002\u307E\u305F\u30013\uFF5E4\u679A\u4E00\u7D44\u306ERAM\u3092\u4F7F\u7528\u3059\u308B\u30C8\u30EA\u30D7\u30EB\u30C1\u30E3\u30CD\u30EB\u3084\u30AF\u30A2\u30C3\u30C9\u30C1\u30E3\u30CD\u30EB\u3082\u5B58\u5728\u3059\u308B\u3002 \u672C\u9805\u3067\u306F\u72ED\u7FA9\u306B\u3064\u3044\u3066\u8FF0\u3079\u308B\u3002"@ja . "Dual Channel"@de . . . . . . . . "\u041C\u043D\u043E\u0433\u043E\u043A\u0430\u043D\u0430\u043B\u044C\u043D\u0430\u044F \u0430\u0440\u0445\u0438\u0442\u0435\u043A\u0442\u0443\u0440\u0430 \u043F\u0430\u043C\u044F\u0442\u0438"@ru . . . . "Dual Channel \u00E9s una tecnologia per a mem\u00F2ries d'ordinadors personals que permet l'increment del rendiment gr\u00E0cies a l'acc\u00E9s simultani a dos m\u00F2duls diferents de mem\u00F2ria. Aix\u00F2 s'aconsegueix mitjan\u00E7ant un segon controlador de mem\u00F2ria, el NorthBrigde (component del chipset). Les millores de rendiment s\u00F3n particularment perceptibles quan es treballa amb controladors de v\u00EDdeo integrats a la placa base, ja que aquestes, al no comptar amb mem\u00F2ria pr\u00F2pia, usen la mem\u00F2ria RAM o mem\u00F2ria principal del sistema i, gr\u00E0cies a Dual Channel, poden accedir a un m\u00F2dul mentre el sistema accedeix a l'altre. Perqu\u00E8 l'ordinador pugui funcionar amb Dual Channel, s'ha de tenir dos m\u00F2duls id\u00E8ntics de , DDR2, o DDR3 (no \u00E9s possible utilitzar-ho en SDR) en els s\u00F2cols corresponents de la placa base, i el chipset de la placa base ha d'admetre aquesta tecnologia. Cal tenir molt en compte que les mem\u00F2ries siguin totalment id\u00E8ntiques (freq\u00FC\u00E8ncia, lat\u00E8ncia i fabricant), ja que en cas que aquestes siguin diferents pot ser que no funcioni. Actualment, \u00E9s possible utilitzar aquesta tecnologia en m\u00F2duls de mem\u00F2ries DDR, DDR2, i DDR3 les velocitats de les quals estan entre DDR266 i DDR3-2000."@ca . . . "22385"^^ . . . . . . . . . . . . . "\u041C\u043D\u043E\u0433\u043E\u043A\u0430\u043D\u0430\u043B\u044C\u043D\u044B\u0439 \u0440\u0435\u0436\u0438\u043C (\u0430\u043D\u0433\u043B. Multi-channel architecture) \u2014 \u0440\u0435\u0436\u0438\u043C \u0440\u0430\u0431\u043E\u0442\u044B \u043E\u043F\u0435\u0440\u0430\u0442\u0438\u0432\u043D\u043E\u0439 \u043F\u0430\u043C\u044F\u0442\u0438 (RAM) \u0438 \u0435\u0451 \u0432\u0437\u0430\u0438\u043C\u043E\u0434\u0435\u0439\u0441\u0442\u0432\u0438\u044F \u0441 \u043C\u0430\u0442\u0435\u0440\u0438\u043D\u0441\u043A\u043E\u0439 \u043F\u043B\u0430\u0442\u043E\u0439, \u043F\u0440\u043E\u0446\u0435\u0441\u0441\u043E\u0440\u043E\u043C \u0438 \u0434\u0440\u0443\u0433\u0438\u043C\u0438 \u043A\u043E\u043C\u043F\u043E\u043D\u0435\u043D\u0442\u0430\u043C\u0438 \u043A\u043E\u043C\u043F\u044C\u044E\u0442\u0435\u0440\u0430, \u043F\u0440\u0438 \u043A\u043E\u0442\u043E\u0440\u043E\u043C \u043C\u043E\u0436\u0435\u0442 \u0431\u044B\u0442\u044C \u0443\u0432\u0435\u043B\u0438\u0447\u0435\u043D\u0430 \u0441\u043A\u043E\u0440\u043E\u0441\u0442\u044C \u043F\u0435\u0440\u0435\u0434\u0430\u0447\u0438 \u0434\u0430\u043D\u043D\u044B\u0445 \u043C\u0435\u0436\u0434\u0443 \u043D\u0438\u043C\u0438 \u0437\u0430 \u0441\u0447\u0451\u0442 \u0438\u0441\u043F\u043E\u043B\u044C\u0437\u043E\u0432\u0430\u043D\u0438\u044F \u0441\u0440\u0430\u0437\u0443 \u043D\u0435\u0441\u043A\u043E\u043B\u044C\u043A\u0438\u0445 \u043A\u0430\u043D\u0430\u043B\u043E\u0432 \u0434\u043B\u044F \u0434\u043E\u0441\u0442\u0443\u043F\u0430 \u043A \u043E\u0431\u044A\u0435\u0434\u0438\u043D\u0451\u043D\u043D\u043E\u043C\u0443 \u0431\u0430\u043D\u043A\u0443 \u043F\u0430\u043C\u044F\u0442\u0438 (\u044D\u0442\u043E \u043C\u043E\u0436\u043D\u043E \u043F\u0440\u043E\u0438\u043B\u043B\u044E\u0441\u0442\u0440\u0438\u0440\u043E\u0432\u0430\u0442\u044C \u043D\u0430 \u043F\u0440\u0438\u043C\u0435\u0440\u0435 \u0451\u043C\u043A\u043E\u0441\u0442\u0435\u0439, \u0447\u0435\u0440\u0435\u0437 \u0433\u043E\u0440\u043B\u044B\u0448\u043A\u043E \u043E\u0434\u043D\u043E\u0439 \u0438\u0437 \u043A\u043E\u0442\u043E\u0440\u044B\u0445 \u0436\u0438\u0434\u043A\u043E\u0441\u0442\u044C \u0431\u0443\u0434\u0435\u0442 \u0432\u044B\u043B\u0438\u0432\u0430\u0442\u044C\u0441\u044F \u0434\u043E\u043B\u044C\u0448\u0435, \u0447\u0435\u043C \u0438\u0437 \u0434\u0432\u0443\u0445 \u0434\u0440\u0443\u0433\u0438\u0445 \u0441 \u0442\u0430\u043A\u0438\u043C\u0438 \u0436\u0435 \u043E\u0431\u0449\u0438\u043C \u0441\u0443\u043C\u043C\u0430\u0440\u043D\u044B\u043C \u043E\u0431\u044A\u0451\u043C\u043E\u043C \u0438 \u0433\u043E\u0440\u043B\u044B\u0448\u043A\u0430\u043C\u0438, \u043D\u043E \u0441 \u0431\u043E\u043B\u044C\u0448\u0435\u0439 \u043F\u0440\u043E\u043F\u0443\u0441\u043A\u043D\u043E\u0439 \u0441\u043F\u043E\u0441\u043E\u0431\u043D\u043E\u0441\u0442\u044C\u044E \u2014 \u0434\u0432\u0443\u043C\u044F \u0433\u043E\u0440\u043B\u044B\u0448\u043A\u0430\u043C\u0438). \u0422\u0430\u043A\u0438\u043C \u043E\u0431\u0440\u0430\u0437\u043E\u043C, \u0441\u0438\u0441\u0442\u0435\u043C\u0430 \u043F\u0440\u0438 \u0438\u0441\u043F\u043E\u043B\u044C\u0437\u043E\u0432\u0430\u043D\u0438\u0438, \u043D\u0430\u043F\u0440\u0438\u043C\u0435\u0440, \u0434\u0432\u0443\u0445 \u043C\u043E\u0434\u0443\u043B\u0435\u0439 \u043F\u0430\u043C\u044F\u0442\u0438 \u0432 \u0434\u0432\u0443\u0445\u043A\u0430\u043D\u0430\u043B\u044C\u043D\u043E\u043C \u0440\u0435\u0436\u0438\u043C\u0435 \u043C\u043E\u0436\u0435\u0442 \u0440\u0430\u0431\u043E\u0442\u0430\u0442\u044C \u0431\u044B\u0441\u0442\u0440\u0435\u0435, \u0447\u0435\u043C \u043F\u0440\u0438 \u0438\u0441\u043F\u043E\u043B\u044C\u0437\u043E\u0432\u0430\u043D\u0438\u0438 \u043E\u0434\u043D\u043E\u0433\u043E \u043C\u043E\u0434\u0443\u043B\u044F, \u0440\u0430\u0432\u043D\u043E\u0433\u043E \u0438\u0445 \u0441\u0443\u043C\u043C\u0430\u0440\u043D\u043E\u043C\u0443 \u043E\u0431\u044A\u0451\u043C\u0443. \u0414\u0432\u0443\u0445\u043A\u0430\u043D\u0430\u043B\u044C\u043D\u044B\u0439 \u0440\u0435\u0436\u0438\u043C \u2014 \u0440\u0435\u0436\u0438\u043C \u043F\u0430\u0440\u0430\u043B\u043B\u0435\u043B\u044C\u043D\u043E\u0439 \u0440\u0430\u0431\u043E\u0442\u044B \u0434\u0432\u0443\u0445 \u043A\u0430\u043D\u0430\u043B\u043E\u0432 \u043F\u0430\u043C\u044F\u0442\u0438. \u041D\u0430\u0438\u0431\u043E\u043B\u0435\u0435 \u043F\u043E\u043F\u0443\u043B\u044F\u0440\u043D\u044B\u0439 \u0440\u0435\u0436\u0438\u043C \u0434\u043B\u044F \u0431\u044B\u0442\u043E\u0432\u044B\u0445 \u043D\u0430\u0441\u0442\u043E\u043B\u044C\u043D\u044B\u0445 \u043A\u043E\u043C\u043F\u044C\u044E\u0442\u0435\u0440\u043E\u0432 \u0438 \u0434\u043B\u044F \u0440\u044F\u0434\u0430 \u043D\u043E\u0443\u0442\u0431\u0443\u043A\u043E\u0432. \u041F\u043E\u0437\u0432\u043E\u043B\u044F\u0435\u0442 \u0443\u0432\u0435\u043B\u0438\u0447\u0438\u0442\u044C \u043F\u0440\u043E\u043F\u0443\u0441\u043A\u043D\u0443\u044E \u0441\u043F\u043E\u0441\u043E\u0431\u043D\u043E\u0441\u0442\u044C \u0434\u043E 2 \u0440\u0430\u0437 \u043F\u043E \u0441\u0440\u0430\u0432\u043D\u0435\u043D\u0438\u044E \u0441 \u043E\u0434\u043D\u043E\u043A\u0430\u043D\u0430\u043B\u044C\u043D\u044B\u043C \u0440\u0435\u0436\u0438\u043C\u043E\u043C. \u041D\u0435 \u0441\u043B\u0435\u0434\u0443\u0435\u0442 \u043F\u0443\u0442\u0430\u0442\u044C \u0442\u0435\u0440\u043C\u0438\u043D \u0414\u0432\u0443\u0445\u043A\u0430\u043D\u0430\u043B\u044C\u043D\u044B\u0439 \u0440\u0435\u0436\u0438\u043C \u0441 \u0434\u0432\u043E\u0439\u043D\u043E\u0439 \u0441\u043A\u043E\u0440\u043E\u0441\u0442\u044C\u044E \u043F\u0435\u0440\u0435\u0434\u0430\u0447\u0438 \u0434\u0430\u043D\u043D\u044B\u0445 (DDR), \u0432 \u043A\u043E\u0442\u043E\u0440\u043E\u043C \u043E\u0431\u043C\u0435\u043D \u0434\u0430\u043D\u043D\u044B\u043C\u0438 \u043F\u0440\u043E\u0438\u0441\u0445\u043E\u0434\u0438\u0442 \u0434\u0432\u0430\u0436\u0434\u044B \u0432\u043E \u0432\u0440\u0435\u043C\u044F \u043E\u0434\u043D\u043E\u0433\u043E \u0442\u0430\u043A\u0442\u0430 (\u043F\u043E \u043F\u0435\u0440\u0435\u0434\u043D\u0435\u043C\u0443 \u0438 \u0437\u0430\u0434\u043D\u0435\u043C\u0443 \u0444\u0440\u043E\u043D\u0442\u0430\u043C \u0441\u0438\u043D\u0445\u0440\u043E\u0441\u0438\u0433\u043D\u0430\u043B\u0430) DRAM. \u042D\u0442\u0438 \u0434\u0432\u0435 \u0442\u0435\u0445\u043D\u043E\u043B\u043E\u0433\u0438\u0438 \u044F\u0432\u043B\u044F\u044E\u0442\u0441\u044F \u043D\u0435\u0437\u0430\u0432\u0438\u0441\u0438\u043C\u044B\u043C\u0438 \u0434\u0440\u0443\u0433 \u043E\u0442 \u0434\u0440\u0443\u0433\u0430. \u0422\u0440\u0451\u0445\u043A\u0430\u043D\u0430\u043B\u044C\u043D\u044B\u0439 \u0440\u0435\u0436\u0438\u043C \u2014 \u0440\u0435\u0436\u0438\u043C \u0440\u0430\u0431\u043E\u0442\u044B \u043E\u043F\u0435\u0440\u0430\u0442\u0438\u0432\u043D\u043E\u0439 \u043F\u0430\u043C\u044F\u0442\u0438 \u043A\u043E\u043C\u043F\u044C\u044E\u0442\u0435\u0440\u0430 (RAM), \u043F\u0440\u0438 \u043A\u043E\u0442\u043E\u0440\u043E\u043C \u043E\u0441\u0443\u0449\u0435\u0441\u0442\u0432\u043B\u044F\u0435\u0442\u0441\u044F \u043F\u0430\u0440\u0430\u043B\u043B\u0435\u043B\u044C\u043D\u0430\u044F \u0440\u0430\u0431\u043E\u0442\u0430 \u0442\u0440\u0451\u0445 \u043A\u0430\u043D\u0430\u043B\u043E\u0432 \u043F\u0430\u043C\u044F\u0442\u0438. \u0422\u043E \u0435\u0441\u0442\u044C \u043F\u0430\u0440\u0430\u043B\u043B\u0435\u043B\u044C\u043D\u043E \u0440\u0430\u0431\u043E\u0442\u0430\u044E\u0442 3 \u043C\u043E\u0434\u0443\u043B\u044F \u0438\u043B\u0438 \u0442\u0440\u0438 \u043F\u0430\u0440\u044B \u043C\u043E\u0434\u0443\u043B\u0435\u0439. \u0422\u0435\u043E\u0440\u0435\u0442\u0438\u0447\u0435\u0441\u043A\u0438 \u0434\u0430\u0435\u0442 \u043F\u0440\u0438\u0440\u043E\u0441\u0442 \u043F\u0440\u043E\u043F\u0443\u0441\u043A\u043D\u043E\u0439 \u0441\u043F\u043E\u0441\u043E\u0431\u043D\u043E\u0441\u0442\u0438 \u0432 \u0440\u0430\u0437\u043C\u0435\u0440\u0435 \u043E\u043A\u043E\u043B\u043E 3 \u0440\u0430\u0437 \u043F\u043E \u0441\u0440\u0430\u0432\u043D\u0435\u043D\u0438\u044E \u0441 \u043E\u0434\u043D\u043E\u043A\u0430\u043D\u0430\u043B\u044C\u043D\u044B\u043C \u0440\u0435\u0436\u0438\u043C\u043E\u043C (1,5 \u043F\u043E \u0441\u0440\u0430\u0432\u043D\u0435\u043D\u0438\u044E \u0441 \u0431\u043E\u043B\u0435\u0435 \u043F\u043E\u043F\u0443\u043B\u044F\u0440\u043D\u044B\u043C \u0434\u0432\u0443\u0445\u043A\u0430\u043D\u0430\u043B\u044C\u043D\u044B\u043C). \u0427\u0435\u0442\u044B\u0440\u0451\u0445\u043A\u0430\u043D\u0430\u043B\u044C\u043D\u044B\u0439 \u0440\u0435\u0436\u0438\u043C \u2014 \u0440\u0435\u0436\u0438\u043C \u0440\u0430\u0431\u043E\u0442\u044B \u043E\u043F\u0435\u0440\u0430\u0442\u0438\u0432\u043D\u043E\u0439 \u043F\u0430\u043C\u044F\u0442\u0438 \u043A\u043E\u043C\u043F\u044C\u044E\u0442\u0435\u0440\u0430 (RAM), \u043F\u0440\u0438 \u043A\u043E\u0442\u043E\u0440\u043E\u043C \u043E\u0441\u0443\u0449\u0435\u0441\u0442\u0432\u043B\u044F\u0435\u0442\u0441\u044F \u043F\u0430\u0440\u0430\u043B\u043B\u0435\u043B\u044C\u043D\u0430\u044F \u0440\u0430\u0431\u043E\u0442\u0430 \u0447\u0435\u0442\u044B\u0440\u0451\u0445 \u043A\u0430\u043D\u0430\u043B\u043E\u0432 \u043F\u0430\u043C\u044F\u0442\u0438. \u0422\u043E \u0435\u0441\u0442\u044C \u043F\u0430\u0440\u0430\u043B\u043B\u0435\u043B\u044C\u043D\u043E \u0440\u0430\u0431\u043E\u0442\u0430\u044E\u0442 4 \u043C\u043E\u0434\u0443\u043B\u044F \u0438\u043B\u0438 \u0447\u0435\u0442\u044B\u0440\u0435 \u043F\u0430\u0440\u044B \u043C\u043E\u0434\u0443\u043B\u0435\u0439. \u0422\u0435\u043E\u0440\u0435\u0442\u0438\u0447\u0435\u0441\u043A\u0438 \u0434\u0430\u0435\u0442 \u043F\u0440\u0438\u0440\u043E\u0441\u0442 \u043F\u0440\u043E\u043F\u0443\u0441\u043A\u043D\u043E\u0439 \u0441\u043F\u043E\u0441\u043E\u0431\u043D\u043E\u0441\u0442\u0438 \u0432 \u0440\u0430\u0437\u043C\u0435\u0440\u0435 \u043E\u043A\u043E\u043B\u043E 4 \u0440\u0430\u0437 \u043F\u043E \u0441\u0440\u0430\u0432\u043D\u0435\u043D\u0438\u044E \u0441 \u043E\u0434\u043D\u043E\u043A\u0430\u043D\u0430\u043B\u044C\u043D\u044B\u043C \u0440\u0435\u0436\u0438\u043C\u043E\u043C (\u0434\u0432\u0443\u0445 \u0440\u0430\u0437 \u043F\u043E \u0441\u0440\u0430\u0432\u043D\u0435\u043D\u0438\u044E \u0441 \u0434\u0432\u0443\u0445\u043A\u0430\u043D\u0430\u043B\u044C\u043D\u044B\u043C). \u041F\u043E\u0434\u0434\u0435\u0440\u0436\u0438\u0432\u0430\u0435\u0442\u0441\u044F \u043D\u0430 \u043F\u043B\u0430\u0442\u0444\u043E\u0440\u043C\u0430\u0445 LGA 2011, LGA 2011v3, LGA 2066, TR4, SP3."@ru . . . . . . . "\uB2E4\uC911 \uCC44\uB110 \uBA54\uBAA8\uB9AC \uAD6C\uC870(multi-channel memory architecture)\uB294 \uB3D9\uC801 \uB7A8(DRAM)\uACFC \uBA54\uBAA8\uB9AC \uCEE8\uD2B8\uB864\uB7EC \uC0AC\uC774\uC5D0 \uD1B5\uC2E0 \uCC44\uB110\uC744 \uD558\uB098 \uC774\uC0C1 \uB354 \uCD94\uAC00\uD558\uC5EC \uB370\uC774\uD130 \uC804\uC1A1 \uC18D\uB3C4\uB97C \uBE60\uB974\uAC8C \uD558\uB294 \uAE30\uC220\uC774\uB2E4. \uB4C0\uC5BC \uCC44\uB110\uACFC \uD2B8\uB9AC\uD50C \uCC44\uB110, \uCFFC\uB4DC \uCC44\uB110 \uB4F1\uC774 \uC5EC\uAE30\uC5D0 \uC18D\uD55C\uB2E4."@ko . . . . . . . "Doble canal (en ingl\u00E9s: dual channel) es una tecnolog\u00EDa para memorias aplicada en las computadoras u ordenadores personales, la cual permite el incremento del rendimiento gracias al acceso simult\u00E1neo a dos m\u00F3dulos distintos de memoria (haci\u00E9ndolo a bloques de 128 bits, en lugar de los 64 bits tradicionales desde el inicio de la era Pentium en 1993). Esto se consigue mediante un segundo controlador de memoria en el puente norte (northbridge) del chipset\u200B o conjunto de chips. Las mejoras de rendimiento son particularmente perceptibles cuando se trabaja con controladores de v\u00EDdeo integradas a la placa base ya que \u00E9stas, al no contar con memoria propia, usan la RAM o memoria principal del sistema y, gracias al doble canal, pueden acceder a un m\u00F3dulo mientras el sistema accede al otro. Para que la computadora pueda funcionar en dual channel, se deben tener dos m\u00F3dulos de memoria de la misma capacidad, velocidad y tipo DDR, DDR2, DDR3 o DDR4 (ya que no es posible usarlo en SDR) en los z\u00F3calos correspondientes de la placa base, y el chipset de la placa base debe soportar dicha tecnolog\u00EDa. Es recomendable que los m\u00F3dulos de memoria sean id\u00E9nticos (mismas frecuencia, latencias y fabricante), ya que en caso de que sean distintos puede que no funcionen (en casos espor\u00E1dicos). Actualmente, es posible utilizar esta tecnolog\u00EDa en memorias DDR, DDR2, DDR3 y DDR4 cuyas velocidades est\u00E9n comprendidas en el rango de los 100 y 3000 MHz reales, o entre 7.8 y 1.1 ns. En la actualidad el doble canal comienza a ser desplazado en la gama alta por el uso de canales triples y cu\u00E1druples con el advenimiento de la memoria DDR4 as\u00ED como la arquitectura de los procesadores Core i7 de Intel y los Ryzen de AMD."@es . . "\u591A\u901A\u9053\u8A18\u61B6\u9AD4\u6280\u8853\uFF08\u82F1\u8A9E\uFF1AMulti-channel memory technology\uFF09\u662F\u4E00\u7A2E\u53EF\u4EE5\u63D0\u5347\u8A18\u61B6\u9AD4\u8CC7\u6599\u50B3\u9001\u6548\u80FD\u7684\u6280\u8853\u3002\u5728\u6578\u4F4D\u96FB\u5B50\u7522\u54C1\u4EE5\u53CA\u96FB\u8166\u786C\u9AD4\u9818\u57DF\uFF0C\u5B83\u7684\u4E3B\u8981\u539F\u7406\uFF0C\u662F\u5728DRAM\u548C\u8A18\u61B6\u9AD4\u63A7\u5236\u5668\u4E4B\u9593\uFF0C\u589E\u52A0\u66F4\u591A\u7684\u4E26\u5217\u901A\u8A0A\u901A\u9053\uFF0C\u4EE5\u589E\u52A0\u8CC7\u6599\u50B3\u9001\u7684\u983B\u5BEC\u3002\u7406\u8AD6\u4E0A\u6BCF\u589E\u52A0\u4E00\u689D\u901A\u9053\uFF0C\u8CC7\u6599\u50B3\u9001\u6548\u80FD\u76F8\u8F03\u4E8E\u55AE\u901A\u9053\u800C\u8A00\u6703\u589E\u52A0\u4E00\u500D\u3002\u76EE\u524D\u5E38\u898B\u7684\u591A\u901A\u9053\u6280\u8853\u591A\u70BA\u96D9\u901A\u9053\u7684\u8A2D\u5B9A\uFF0C\u7406\u8AD6\u4E0A\u5B83\u5011\u90FD\u64C1\u6709\u5169\u500D\u65BC\u55AE\u901A\u9053\u7684\u8CC7\u6599\u50B3\u9001\u983B\u5BEC\u3002\u9019\u7A2E\u6280\u8853\u6700\u65E9\u53EF\u4EE5\u8FFD\u6EAF\u81F31960\u5E74\u4EE3\u7684IBM System/360 91\u578B\u96FB\u5B50\u8A08\u7B97\u6A5F\u4EE5\u53CA\u8CC7\u6599\u63A7\u5236\u516C\u53F8\u7684CDC 6600\u578B\u96FB\u5B50\u8A08\u7B97\u6A5F\u3002"@zh . . . "2024036"^^ . . "\u0423 \u0433\u0430\u043B\u0443\u0437\u044F\u0445 \u0446\u0438\u0444\u0440\u043E\u0432\u043E\u0457 \u0435\u043B\u0435\u043A\u0442\u0440\u043E\u043D\u0456\u043A\u0438 \u0439 \u0430\u043F\u0430\u0440\u0430\u0442\u043D\u043E\u0433\u043E \u0437\u0430\u0431\u0435\u0437\u043F\u0435\u0447\u0435\u043D\u043D\u044F \u0431\u0430\u0433\u0430\u0442\u043E\u043A\u0430\u043D\u0430\u043B\u044C\u043D\u0430 \u0430\u0440\u0445\u0456\u0442\u0435\u043A\u0442\u0443\u0440\u0430 \u043F\u0430\u043C'\u044F\u0442\u0456 \u2014 \u0442\u0435\u0445\u043D\u043E\u043B\u043E\u0433\u0456\u044F, \u0449\u043E \u0437\u0431\u0456\u043B\u044C\u0448\u0443\u0454 \u0448\u0432\u0438\u0434\u043A\u0456\u0441\u0442\u044C \u043F\u0435\u0440\u0435\u0434\u0430\u0432\u0430\u043D\u043D\u044F \u0434\u0430\u043D\u0438\u0445 \u043C\u0456\u0436 \u043F\u0430\u043C'\u044F\u0442\u0442\u044E DRAM \u0456 \u0448\u043B\u044F\u0445\u043E\u043C \u0434\u043E\u0434\u0430\u0432\u0430\u043D\u043D\u044F \u0431\u0456\u043B\u044C\u0448\u043E\u0457 \u043A\u0456\u043B\u044C\u043A\u043E\u0441\u0442\u0456 \u043A\u0430\u043D\u0430\u043B\u0456\u0432 \u043A\u043E\u043C\u0443\u043D\u0456\u043A\u0430\u0446\u0456\u0457 \u043C\u0456\u0436 \u043D\u0438\u043C\u0438. \u0422\u0435\u043E\u0440\u0435\u0442\u0438\u0447\u043D\u043E \u0446\u0435 \u043F\u043E\u043C\u043D\u043E\u0436\u0443\u0454 \u0448\u0432\u0438\u0434\u043A\u0456\u0441\u0442\u044C \u043F\u0435\u0440\u0435\u0434\u0430\u0432\u0430\u043D\u043D\u044F \u0434\u0430\u043D\u0438\u0445 \u043D\u0430 \u0442\u043E\u0447\u043D\u0443 \u043A\u0456\u043B\u044C\u043A\u0456\u0441\u0442\u044C \u043D\u0430\u044F\u0432\u043D\u0438\u0445 \u043A\u0430\u043D\u0430\u043B\u0456\u0432. \u0414\u0432\u043E\u043A\u0430\u043D\u0430\u043B\u044C\u043D\u0430 \u043F\u0430\u043C'\u044F\u0442\u044C \u0432\u0438\u043A\u043E\u0440\u0438\u0441\u0442\u043E\u0432\u0443\u0454 \u0434\u0432\u0430 \u043A\u0430\u043D\u0430\u043B\u0438. \u0422\u0435\u0445\u043D\u0456\u043A\u0430 \u0441\u0445\u043E\u0434\u0438\u0442\u044C \u0434\u043E 1960-\u0442\u0438\u0445, \u043A\u043E\u043B\u0438 \u0432\u0438\u043A\u043E\u0440\u0438\u0441\u0442\u043E\u0432\u0443\u0432\u0430\u043B\u0430\u0441\u044F \u0432 IBM System/360 Model 91 \u0439 \u0443 CDC 6600."@uk . "Doble canal (en ingl\u00E9s: dual channel) es una tecnolog\u00EDa para memorias aplicada en las computadoras u ordenadores personales, la cual permite el incremento del rendimiento gracias al acceso simult\u00E1neo a dos m\u00F3dulos distintos de memoria (haci\u00E9ndolo a bloques de 128 bits, en lugar de los 64 bits tradicionales desde el inicio de la era Pentium en 1993). Esto se consigue mediante un segundo controlador de memoria en el puente norte (northbridge) del chipset\u200B o conjunto de chips."@es . . . "Dual channel"@pl . "In the fields of digital electronics and computer hardware, multi-channel memory architecture is a technology that increases the data transfer rate between the DRAM memory and the memory controller by adding more channels of communication between them. Theoretically, this multiplies the data rate by exactly the number of channels present. Dual-channel memory employs two channels. The technique goes back as far as the 1960s having been used in IBM System/360 Model 91 and in CDC 6600. Modern high-end desktop and workstation processors such as the AMD Ryzen Threadripper series and the Intel Core i9 Extreme Edition lineup support quad-channel memory. Server processors from the AMD Epyc series and the Intel Xeon platforms give support to memory bandwidth starting from quad-channel module layout to up to octa-channel layout. In March 2010, AMD released Socket G34 and Magny-Cours Opteron 6100 series processors with support for quad-channel memory. In 2006, Intel released chipsets that support quad-channel memory for its LGA771 platform and later in 2011 for its LGA2011 platform. Microcomputer chipsets with even more channels were designed; for example, the chipset in the AlphaStation 600 (1995) supports eight-channel memory, but the backplane of the machine limited operation to four channels."@en . . "L'architecture de m\u00E9moire \u00E0 multiples canaux (ou architecture de m\u00E9moire multiplex) est une solution technique mise en place sur une carte m\u00E8re permettant d'augmenter la bande passante entre la m\u00E9moire vive et le contr\u00F4leur de m\u00E9moire. Les contr\u00F4leurs de m\u00E9moire offrant l'architecture \u00E0 multiples canaux utilisent deux, trois ou quatre canaux de donn\u00E9es de 64 bits, donnant ainsi une bande passante totale de 128 bits, 192 bits ou 256 bits pour le transfert de donn\u00E9es entre la m\u00E9moire vive et le processeur. Le principe est donc d'utiliser ces canaux en y attribuant chacun la communication avec une barrette m\u00E9moire. Les barrettes doivent avoir les m\u00EAmes caract\u00E9ristiques puisqu'elles sont g\u00E9r\u00E9es par le m\u00EAme contr\u00F4leur de m\u00E9moire."@fr . . "\u0411\u0430\u0433\u0430\u0442\u043E\u043A\u0430\u043D\u0430\u043B\u044C\u043D\u0430 \u0430\u0440\u0445\u0456\u0442\u0435\u043A\u0442\u0443\u0440\u0430 \u043F\u0430\u043C'\u044F\u0442\u0456"@uk . . "\u591A\u901A\u9053\u8A18\u61B6\u9AD4\u6280\u8853\uFF08\u82F1\u8A9E\uFF1AMulti-channel memory technology\uFF09\u662F\u4E00\u7A2E\u53EF\u4EE5\u63D0\u5347\u8A18\u61B6\u9AD4\u8CC7\u6599\u50B3\u9001\u6548\u80FD\u7684\u6280\u8853\u3002\u5728\u6578\u4F4D\u96FB\u5B50\u7522\u54C1\u4EE5\u53CA\u96FB\u8166\u786C\u9AD4\u9818\u57DF\uFF0C\u5B83\u7684\u4E3B\u8981\u539F\u7406\uFF0C\u662F\u5728DRAM\u548C\u8A18\u61B6\u9AD4\u63A7\u5236\u5668\u4E4B\u9593\uFF0C\u589E\u52A0\u66F4\u591A\u7684\u4E26\u5217\u901A\u8A0A\u901A\u9053\uFF0C\u4EE5\u589E\u52A0\u8CC7\u6599\u50B3\u9001\u7684\u983B\u5BEC\u3002\u7406\u8AD6\u4E0A\u6BCF\u589E\u52A0\u4E00\u689D\u901A\u9053\uFF0C\u8CC7\u6599\u50B3\u9001\u6548\u80FD\u76F8\u8F03\u4E8E\u55AE\u901A\u9053\u800C\u8A00\u6703\u589E\u52A0\u4E00\u500D\u3002\u76EE\u524D\u5E38\u898B\u7684\u591A\u901A\u9053\u6280\u8853\u591A\u70BA\u96D9\u901A\u9053\u7684\u8A2D\u5B9A\uFF0C\u7406\u8AD6\u4E0A\u5B83\u5011\u90FD\u64C1\u6709\u5169\u500D\u65BC\u55AE\u901A\u9053\u7684\u8CC7\u6599\u50B3\u9001\u983B\u5BEC\u3002\u9019\u7A2E\u6280\u8853\u6700\u65E9\u53EF\u4EE5\u8FFD\u6EAF\u81F31960\u5E74\u4EE3\u7684IBM System/360 91\u578B\u96FB\u5B50\u8A08\u7B97\u6A5F\u4EE5\u53CA\u8CC7\u6599\u63A7\u5236\u516C\u53F8\u7684CDC 6600\u578B\u96FB\u5B50\u8A08\u7B97\u6A5F\u3002"@zh . . . . "Als Dual Channel bezeichnet man eine Architektur in der Computertechnik, in dem eine CPU oder GPU zwei getrennt steuerbare Speicherkan\u00E4le besitzt. Diese Anzahl ist nicht gleichbedeutend mit der Anzahl der Speichermodule, weil mehrere Speichermodule an einem Bus arbeiten k\u00F6nnen, mehrere Speichermodule einen Bus bilden k\u00F6nnen oder aber auch ein Speichermodul mehrere Busse bereitstellen kann."@de . . . . . . . "Multi-channel memory architecture"@en . . . "L'architettura Dual-channel DDR/DDR2/DDR3/DDR4 \u00E8 una tecnologia utilizzata per raddoppiare la velocit\u00E0 di trasferimento dei dati dalla RAM al northbridge. I controller di memoria che la supportano utilizzano due canali di dati a 64 bit, che forniscono una larghezza di banda totale di 128 bit per spostare i dati dalla RAM al processore."@it . . "Doble canal"@es . "\u591A\u901A\u9053\u8A18\u61B6\u9AD4\u6280\u8853"@zh . . .