. . . . . "R2000 microprocessor"@en . . . . . "3580"^^ . . . "\u0108i tiu artikolo estas pri procesoro. Pri la aliaj signifoj de la kombino de litero kaj nombro vidu apartigilon R kun nombro R2000 estas nomo de unua procesoro el familio de RISC-procesoroj far firmao . La MIPS-arkitektura procesoro estis anoncita en 1985 kaj lan\u0109ita en komenco de 1986 j. R2000 estis 32-bita kaj havis 100 mil transistorojn, fabrikita la\u016D 2- teknologio kaj havis frekvencon 8 MHz. La procesoro ne havis -on kaj al la procesoro estis komutita . Projektadon de la procesoro partoprenis [\u011Con Mej\u015Di]."@eo . "El R2000 es un conjunto de chips de microprocesador de 32 bits desarrollado por MIPS Computer Systems que implement\u00F3 la arquitectura de conjunto de instrucciones MIPS I (ISA). Presentado en enero de 1986, fue la primera implementaci\u00F3n comercial de la arquitectura MIPS y el primer procesador comercial RISC disponible para todas las empresas. El R2000 compiti\u00F3 con las minicomputadoras VAX de Digital Equipment Corporation (DEC) y con los microprocesadores Motorola 68000, y el 80386 de Intel. Los usuarios de R2000 incluyeron las estaciones de trabajo Unix de Ardent Computer, DEC, Silicon Graphics, Northern Telecom y MIPS."@es . "22546703"^^ . . . . . . . . "The R2000 is a 32-bit microprocessor chip set developed by MIPS Computer Systems that implemented the MIPS I instruction set architecture (ISA). Introduced in January 1986, it was the first commercial implementation of the MIPS architecture and the first commercial RISC processor available to all companies. The R2000 competed with Digital Equipment Corporation (DEC) VAX minicomputers and with Motorola 68000 and Intel Corporation 80386 microprocessors. R2000 users included Ardent Computer, DEC, Silicon Graphics, Northern Telecom and MIPS's own Unix workstations. The chip set consisted of the R2000 microprocessor, R2010 floating-point accelerator, and four R2020 write buffer chips. The core R2000 chip executed all non-floating-point instructions with a simple short pipeline. This chip also controlled the external code and data caches, made of fast standard SRAM chips organized with direct indexing and one-cycle read latency. The R2000 chip contained a small translation lookaside buffer for mapping virtual memory addresses. The R2010 chip held the floating point registers, floating point data paths, and their longer simple pipeline. Writes to main memory DRAM took tens of cycles to fully complete. But the R2020 chips queued and completed up to 4 pending writes to main memory, allowing the R2000 core to proceed without stalling itself. In the absence of cache misses, this chip set sustained an instruction completion rate of one instruction per ALU cycle. This was much faster than non-RISC microprocessors of that time which needed several cycles per instruction. 1986 also saw similar technology in Sun's first SPARC microprocessor and Hewlett Packard's first PA-RISC microprocessor. Overall speed was limited by the cache size and cache cycle time. The R2000 chip set and SRAM was initially sold only as a complete circuit board to ensure good cache bus timings. In 1987 system builders began using the chip set in arbitrary new board designs. The R2000 was available in 8.3, 12.5 and 15 MHz grades. The die contained 110,000 transistors and measured 80 mm2 in a 2.0 \u03BCm double-metal CMOS process. MIPS was a fabless semiconductor company, that is, they did not have the capability to fabricate integrated circuits. The chip set was initially fabricated for MIPS by Sierra Semiconductor and Toshiba. In December 1987, MIPS licensed Integrated Device Technology, LSI Logic, and Performance Semiconductor to also fabricate and market the R2000. Sierra and Toshiba continued to serve as foundries. LSI fabricated the chip set in its 2.0 \u03BCm double-metal CMOS process and marketed it as the LR2000. Performance Semiconductor fabricated the chip set in its PACE-I 0.8 \u03BCm double-metal CMOS process and marketed it as the PR2000. In 1988, an improved version was introduced, the R2000A. It was composed of the R2000A and R2010A ICs. It operated at 12.5 and 16.67 MHz. It has been used extensively in embedded applications such as printer controllers. In 1988, the R2000 was followed by the R3000, using a similar overall system design but faster chip implementation."@en . "R2000 (microprocesador)"@es . . . . . . . . "R2000"@eo . . . . . "1096129959"^^ . "El R2000 es un conjunto de chips de microprocesador de 32 bits desarrollado por MIPS Computer Systems que implement\u00F3 la arquitectura de conjunto de instrucciones MIPS I (ISA). Presentado en enero de 1986, fue la primera implementaci\u00F3n comercial de la arquitectura MIPS y el primer procesador comercial RISC disponible para todas las empresas. El R2000 compiti\u00F3 con las minicomputadoras VAX de Digital Equipment Corporation (DEC) y con los microprocesadores Motorola 68000, y el 80386 de Intel. Los usuarios de R2000 incluyeron las estaciones de trabajo Unix de Ardent Computer, DEC, Silicon Graphics, Northern Telecom y MIPS. El conjunto de chips estaba formado por el microprocesador R2000, el acelerador de punto flotante R2010 y cuatro chips de buffer de escritura R2020. El chip R2000 principal ejecuta todas las instrucciones de punto no flotante con un canal corto simple. Este chip tambi\u00E9n controlaba el c\u00F3digo externo y los cach\u00E9s de datos, hechos de chips SRAM est\u00E1ndar r\u00E1pidos organizados con indexaci\u00F3n directa y latencia de lectura de un ciclo. El chip R2000 conten\u00EDa un peque\u00F1o b\u00FAfer interno de traducci\u00F3n para asignar direcciones de memoria virtual. El chip R2010 mantuvo los registros de punto flotante, las rutas de datos de punto flotante y su canalizaci\u00F3n m\u00E1s larga y simple. Las escrituras en la memoria principal DRAM toma decenas de ciclos para completarse. Pero los chips R2020 se pusieron en cola y completan hasta 4 escrituras pendientes en la memoria principal, lo que permite que el n\u00FAcleo del R2000 contin\u00FAe sin detenerse. En ausencia de fallas de cach\u00E9, este conjunto de chips mantuvo una tasa de finalizaci\u00F3n de instrucciones de una instrucci\u00F3n por ciclo ALU. Esto fue mucho m\u00E1s r\u00E1pido que los microprocesadores no RISC de ese tiempo que necesitaban varios ciclos por instrucci\u00F3n. El a\u00F1o 1986 tambi\u00E9n vio una tecnolog\u00EDa similar en el primer microprocesador SPARC de Sun y en el primer microprocesador PA-RISC de Hewlett Packard. La velocidad general estaba limitada por el tama\u00F1o de la cach\u00E9 y el tiempo de ciclo de la cach\u00E9. El conjunto de chips R2000 y la SRAM se vendieron inicialmente solo como una placa de circuito completa para garantizar una buena sincronizaci\u00F3n del bus de cach\u00E9. En 1987, los fabricantes de sistemas comenzaron a utilizar el conjunto de chips en nuevos dise\u00F1os de tableros arbitrarios. El R2000 estaba disponible en gamas de 8.3, 12.5 y 15 MHz. El molde conten\u00EDa 110,000 transistores y med\u00EDa 80 mm\u00B2 en un proceso CMOS de 2.0 \u03BCm de doble metal. MIPS era una empresa que no fabricaba sus propios semiconductores, dejando ese trabajo a terceros como Sierra Semiconductor y Toshiba. En diciembre de 1987, MIPS obtuvo la licencia IDT, LSI Logic y Performance Semiconductor para fabricar y comercializar el R2000. Sierra y Toshiba continuaron sirviendo como fundadores. LSI fabric\u00F3 el conjunto de chips en su proceso CMOS de 2.0 \u03BCm de doble metal y comercializado como LR2000. Performance Semiconductor fabric\u00F3 el conjunto de chips en su PACE-I en un proceso CMOS de 0.8 \u03BCm doble metal y comercializado como el PR2000. En 1988, se introdujo una versi\u00F3n mejorada, el R2000A. Estaba compuesto por los circuitos integrados R2000A y R2010A. Funcionaban a las 12.5 y 16.67 MHz respectivamente. Se ha utilizado ampliamente en aplicaciones integradas, como los controladores de impresora. En 1988, el R2000 fue seguido por el R3000, usando un dise\u00F1o de sistema general similar pero una implementaci\u00F3n de chip m\u00E1s r\u00E1pida."@es . . . . "R2000\u306FMIPS I\u547D\u4EE4\u30BB\u30C3\u30C8\u30A2\u30FC\u30AD\u30C6\u30AF\u30C1\u30E3 (ISA) \u3092\u5B9F\u88C5\u3057\u305F\u30DE\u30A4\u30AF\u30ED\u30D7\u30ED\u30BB\u30C3\u30B5\u306E\u30C1\u30C3\u30D7\u30BB\u30C3\u30C8\u3067\u3042\u308A\u3001\u30DF\u30C3\u30D7\u30B9\u793E\u304C\u958B\u767A\u3057\u305F\u30021986\u5E741\u6708\u767A\u8868\u3002MIPS\u30A2\u30FC\u30AD\u30C6\u30AF\u30C1\u30E3\u306E\u6700\u521D\u306E\u5B9F\u88C5\u3067\u3042\u308B\u3002\u5143\u3005\u306F\u57FA\u677F\u30EC\u30D9\u30EB\u306E\u88FD\u54C1\u3067\u3001\u30E2\u30B8\u30E5\u30FC\u30EB\u3068\u3057\u3066\u767A\u58F2\u3057\u3001DEC\u306EVAX\u30DE\u30A4\u30AF\u30ED\u30D7\u30ED\u30BB\u30C3\u30B5\u3084\u30E2\u30C8\u30ED\u30FC\u30E9\u306EMC68000\u3068\u7AF6\u5408\u3057\u305F\u30021987\u5E74\u3001\u30A4\u30F3\u30C6\u30EB\u306E80386\u306B\u5BFE\u6297\u3059\u3079\u304F\u30C1\u30C3\u30D7\u30BB\u30C3\u30C8\u5358\u4F53\u3067\u306E\u8CA9\u58F2\u3092\u958B\u59CB\u3057\u305F\u3002\u30A2\u30FC\u30C7\u30F3\u30C8\u30B3\u30F3\u30D4\u30E5\u30FC\u30BF\u3001DEC\u3001\u30B7\u30EA\u30B3\u30F3\u30B0\u30E9\u30D5\u30A3\u30C3\u30AF\u30B9\u306A\u3069\u304C\u63A1\u7528\u3057\u3066\u3044\u308B\u3002 \u30C1\u30C3\u30D7\u30BB\u30C3\u30C8\u306F\u3001\u30DE\u30A4\u30AF\u30ED\u30D7\u30ED\u30BB\u30C3\u30B5(CPU) R2000\u3001FPU R2010\u3001\u30E9\u30A4\u30C8\u30D0\u30C3\u30D5\u30A1 R2020\uFF084\u500B\u5FC5\u8981\uFF09\u3067\u69CB\u6210\u3055\u308C\u3066\u3044\u308B\u3002R2020\u306F\u30E1\u30E2\u30EA\u3078\u306E\u66F8\u304D\u8FBC\u307F\u3092\u30D0\u30C3\u30D5\u30A1\u30EA\u30F3\u30B0\u3057\u3001R2000\u304C\u66F8\u304D\u8FBC\u307F\u5B8C\u4E86\u3092\u5F85\u305F\u305A\u306B\u6B21\u306E\u64CD\u4F5C\u3092\u5B9F\u884C\u3067\u304D\u308B\u3088\u3046\u306B\u3059\u308B\u305F\u3081\u306E\u3082\u306E\u3060\u3063\u305F\u3002R2020\u4E00\u3064\u3067\u66F8\u304D\u8FBC\u307F\u30921\u30A8\u30F3\u30C8\u30EA\u3060\u3051\u4FDD\u6301\u3067\u304D\u308B\u3002\u5F53\u6642\u306E\u30E1\u30E2\u30EA\u306F\u30C1\u30C3\u30D7\u30BB\u30C3\u30C8\u306B\u6BD4\u8F03\u3057\u3066\u975E\u5E38\u306B\u9045\u304B\u3063\u305F\u305F\u3081\u3001\u3053\u308C\u306B\u3088\u3063\u3066\u6027\u80FD\u3092\u5411\u4E0A\u3055\u305B\u305F\u3002 LSI Logic \u306F2.0\u03BCm\u306ECMOS\u30D7\u30ED\u30BB\u30B9\u3067\u88FD\u9020\u3057\u3001LR2000 \u3068\u3057\u3066\u8CA9\u58F2\u3002Performance Semiconductor \u306F0.8\u03BCm\u306ECMOS\u30D7\u30ED\u30BB\u30B9\u3067\u88FD\u9020\u3057\u3001PR2000 \u3068\u3057\u3066\u8CA9\u58F2\u3057\u305F\u3002 1988\u5E74\u3001\u6539\u826F\u7248\u306E R2000A \u3068 R2010A \u304C\u767B\u5834\u300212.5MHz\u306816.67MHz\u3067\u52D5\u4F5C\u3057\u305F\u3002"@ja . . . . . . . . "R2000"@ja . "The R2000 is a 32-bit microprocessor chip set developed by MIPS Computer Systems that implemented the MIPS I instruction set architecture (ISA). Introduced in January 1986, it was the first commercial implementation of the MIPS architecture and the first commercial RISC processor available to all companies. The R2000 competed with Digital Equipment Corporation (DEC) VAX minicomputers and with Motorola 68000 and Intel Corporation 80386 microprocessors. R2000 users included Ardent Computer, DEC, Silicon Graphics, Northern Telecom and MIPS's own Unix workstations."@en . . . . . "\u0108i tiu artikolo estas pri procesoro. Pri la aliaj signifoj de la kombino de litero kaj nombro vidu apartigilon R kun nombro R2000 estas nomo de unua procesoro el familio de RISC-procesoroj far firmao . La MIPS-arkitektura procesoro estis anoncita en 1985 kaj lan\u0109ita en komenco de 1986 j. R2000 estis 32-bita kaj havis 100 mil transistorojn, fabrikita la\u016D 2- teknologio kaj havis frekvencon 8 MHz. La procesoro ne havis -on kaj al la procesoro estis komutita . Projektadon de la procesoro partoprenis [\u011Con Mej\u015Di]."@eo . "R2000\u306FMIPS I\u547D\u4EE4\u30BB\u30C3\u30C8\u30A2\u30FC\u30AD\u30C6\u30AF\u30C1\u30E3 (ISA) \u3092\u5B9F\u88C5\u3057\u305F\u30DE\u30A4\u30AF\u30ED\u30D7\u30ED\u30BB\u30C3\u30B5\u306E\u30C1\u30C3\u30D7\u30BB\u30C3\u30C8\u3067\u3042\u308A\u3001\u30DF\u30C3\u30D7\u30B9\u793E\u304C\u958B\u767A\u3057\u305F\u30021986\u5E741\u6708\u767A\u8868\u3002MIPS\u30A2\u30FC\u30AD\u30C6\u30AF\u30C1\u30E3\u306E\u6700\u521D\u306E\u5B9F\u88C5\u3067\u3042\u308B\u3002\u5143\u3005\u306F\u57FA\u677F\u30EC\u30D9\u30EB\u306E\u88FD\u54C1\u3067\u3001\u30E2\u30B8\u30E5\u30FC\u30EB\u3068\u3057\u3066\u767A\u58F2\u3057\u3001DEC\u306EVAX\u30DE\u30A4\u30AF\u30ED\u30D7\u30ED\u30BB\u30C3\u30B5\u3084\u30E2\u30C8\u30ED\u30FC\u30E9\u306EMC68000\u3068\u7AF6\u5408\u3057\u305F\u30021987\u5E74\u3001\u30A4\u30F3\u30C6\u30EB\u306E80386\u306B\u5BFE\u6297\u3059\u3079\u304F\u30C1\u30C3\u30D7\u30BB\u30C3\u30C8\u5358\u4F53\u3067\u306E\u8CA9\u58F2\u3092\u958B\u59CB\u3057\u305F\u3002\u30A2\u30FC\u30C7\u30F3\u30C8\u30B3\u30F3\u30D4\u30E5\u30FC\u30BF\u3001DEC\u3001\u30B7\u30EA\u30B3\u30F3\u30B0\u30E9\u30D5\u30A3\u30C3\u30AF\u30B9\u306A\u3069\u304C\u63A1\u7528\u3057\u3066\u3044\u308B\u3002 \u30C1\u30C3\u30D7\u30BB\u30C3\u30C8\u306F\u3001\u30DE\u30A4\u30AF\u30ED\u30D7\u30ED\u30BB\u30C3\u30B5(CPU) R2000\u3001FPU R2010\u3001\u30E9\u30A4\u30C8\u30D0\u30C3\u30D5\u30A1 R2020\uFF084\u500B\u5FC5\u8981\uFF09\u3067\u69CB\u6210\u3055\u308C\u3066\u3044\u308B\u3002R2020\u306F\u30E1\u30E2\u30EA\u3078\u306E\u66F8\u304D\u8FBC\u307F\u3092\u30D0\u30C3\u30D5\u30A1\u30EA\u30F3\u30B0\u3057\u3001R2000\u304C\u66F8\u304D\u8FBC\u307F\u5B8C\u4E86\u3092\u5F85\u305F\u305A\u306B\u6B21\u306E\u64CD\u4F5C\u3092\u5B9F\u884C\u3067\u304D\u308B\u3088\u3046\u306B\u3059\u308B\u305F\u3081\u306E\u3082\u306E\u3060\u3063\u305F\u3002R2020\u4E00\u3064\u3067\u66F8\u304D\u8FBC\u307F\u30921\u30A8\u30F3\u30C8\u30EA\u3060\u3051\u4FDD\u6301\u3067\u304D\u308B\u3002\u5F53\u6642\u306E\u30E1\u30E2\u30EA\u306F\u30C1\u30C3\u30D7\u30BB\u30C3\u30C8\u306B\u6BD4\u8F03\u3057\u3066\u975E\u5E38\u306B\u9045\u304B\u3063\u305F\u305F\u3081\u3001\u3053\u308C\u306B\u3088\u3063\u3066\u6027\u80FD\u3092\u5411\u4E0A\u3055\u305B\u305F\u3002 \u52D5\u4F5C\u5468\u6CE2\u6570\u3068\u3057\u3066\u306F\u30018.3MHz\u300112.5MHz\u300115MHz \u304C\u3042\u3063\u305F\u3002R2000\u672C\u4F53\u306E\u30C1\u30C3\u30D7\u306F 80 mm2 \u306E\u5927\u304D\u3055\u3067\u30012.0\u03BCm\u306ECMOS\u30D7\u30ED\u30BB\u30B9\u306711\u4E07\u500B\u306E\u30C8\u30E9\u30F3\u30B8\u30B9\u30BF\u3092\u96C6\u7A4D\u3057\u3066\u3044\u308B\u3002\u30DF\u30C3\u30D7\u30B9\u793E\u306F\u30D5\u30A1\u30D6\u30EC\u30B9\u4F01\u696D\u3067\u3042\u308B\u305F\u3081\u3001\u81EA\u793E\u3067\u306F\u88FD\u9020\u3057\u3066\u3044\u306A\u3044\u3002R2000\u306E\u88FD\u9020\u3092\u884C\u3063\u305F\u306E\u306F Sierra Semiconductor \u3068\u6771\u829D\u3067\u3001\u30DF\u30C3\u30D7\u30B9\u793E\u306BOEM\u4F9B\u7D66\u3057\u305F\u30021987\u5E7412\u6708\u3001IDT\u3001LSI Logic\u3001Performance Semiconductor \u304C\u30DF\u30C3\u30D7\u30B9\u793E\u304B\u3089\u30E9\u30A4\u30BB\u30F3\u30B9\u63D0\u4F9B\u3092\u53D7\u3051\u3066R2000\u306E\u88FD\u9020\u30FB\u8CA9\u58F2\u3092\u958B\u59CB\u3057\u3066\u3044\u308B\u3002Sierra\u3068\u6771\u829D\u306FOEM\u4F9B\u7D66\u306E\u307F\u3092\u7D9A\u3051\u3001\u81EA\u793E\u8CA9\u58F2\u306F\u3057\u306A\u304B\u3063\u305F\u3002 LSI Logic \u306F2.0\u03BCm\u306ECMOS\u30D7\u30ED\u30BB\u30B9\u3067\u88FD\u9020\u3057\u3001LR2000 \u3068\u3057\u3066\u8CA9\u58F2\u3002Performance Semiconductor \u306F0.8\u03BCm\u306ECMOS\u30D7\u30ED\u30BB\u30B9\u3067\u88FD\u9020\u3057\u3001PR2000 \u3068\u3057\u3066\u8CA9\u58F2\u3057\u305F\u3002 1988\u5E74\u3001\u6539\u826F\u7248\u306E R2000A \u3068 R2010A \u304C\u767B\u5834\u300212.5MHz\u306816.67MHz\u3067\u52D5\u4F5C\u3057\u305F\u3002"@ja .