About: Phase-locked loop     Goto   Sponge   NotDistinct   Permalink

An Entity of Type : yago:WikicatElectronicCircuits, within Data Space : dbpedia.demo.openlinksw.com associated with source document(s)
QRcode icon
http://dbpedia.demo.openlinksw.com/describe/?url=http%3A%2F%2Fdbpedia.org%2Fresource%2FPhase-locked_loop

A phase-locked loop or phase lock loop (PLL) is a control system that generates an output signal whose phase is related to the phase of an input signal. There are several different types; the simplest is an electronic circuit consisting of a variable frequency oscillator and a phase detector in a feedback loop. The oscillator's frequency and phase are controlled proportionally by an applied voltage, hence the term voltage-controlled oscillator (VCO).The oscillator generates a periodic signal of a specific frequency, and the phase detector compares the phase of that signal with the phase of the input periodic signal, to adjust the oscillator to keep the phases matched.

AttributesValues
rdf:type
rdfs:label
  • حلقة مقفلة الطور (ar)
  • Llaç de seguiment de fase (ca)
  • Fázový závěs (cs)
  • Phasenregelschleife (de)
  • Lazo de seguimiento de fase (es)
  • Fasean lotutako begiztak (eu)
  • Phase-locked loop (it)
  • Boucle à phase asservie (fr)
  • 位相同期回路 (ja)
  • 위상동기회로 (ko)
  • Phase-locked loop (nl)
  • Phase-locked loop (en)
  • Pętla synchronizacji fazy (pl)
  • Фазовая автоподстройка частоты (ru)
  • Malha de captura de fase (pt)
  • Faslåst slinga (sv)
  • 锁相环 (zh)
  • Фазове автопідлаштування частоти (uk)
rdfs:comment
  • El llaç de seguiment de fase, bucle de bloqueig de fase o PLL (de l'anglès Phase-Locked Loop) és un dispositiu molt popular en electrònica des de la dècada del 1960. Es tracta d'un sistema realimentat, en el qual les magnituds realimentades són la freqüència i la fase. La primera vegada que es van usar PLL va ser a la dècada dels 60 quan la NASA els va aplicar per compensar les variacions de freqüència que patien les transmissions des dels seus satèl·lits degut a inestabilitats dels components i a l'efecte Doppler. S'apliquen en potència de senyals en FM i FSK, també s'apliquen en desmodulador QPSK (una de les configuracions és el bucle de costes); filtres de seguiment; oscil molt estables; modulació i desmodulació de senyals en FM; i . (ca)
  • Fasean lotutako begiztak edo PLL (ingelesetik, Phase-Locked Loops) 60. hamarkadatik elektronikan sarri erabilitako elementuak dira. sistema bat da, non birrelikatutako magnitudeak maiztasuna eta fasea diren. (eu)
  • Une boucle à phase asservie, ou boucle à verrouillage de phase ou BVP (en anglais, phase-locked loop, ou PLL), est un montage électronique permettant d'asservir la phase ou la fréquence de sortie d'un système sur la phase ou la fréquence du signal d'entrée. Elle peut aussi asservir une fréquence de sortie sur un multiple de la fréquence d'entrée. (fr)
  • 位相同期回路(いそうどうきかいろ)、PLL(英: phase locked loop)とは、入力される周期的な信号を元にフィードバック制御を加えて、別の発振器から位相が同期した信号を出力する電子回路である。 フィードバックで加える信号を操作することで、多様な信号を安定した状態で作り出すことができるため、電子回路中でさまざまな用途に使用されている。用途によって広範囲、高精度のPLLが開発されており、標準集積回路としても生産されている。 (ja)
  • Il phase-locked loop, comunemente noto con la sigla PLL, è un circuito ampiamente utilizzato nell'elettronica per le telecomunicazioni. Esso costituisce un sistema di controllo automatico che consente di generare un segnale periodico la cui fase è in relazione fissa con quella di un segnale di riferimento. Il PLL è inoltre un classico esempio di applicazione all'elettronica del controllo in retroazione. A causa dell'uso comune della sigla, in letteratura non esiste una traduzione italiana univoca del termine: è difatti possibile trovare le forme "anello ad aggancio di fase", "circuito ad aggancio di fase", "maglia ad aggancio di fase", oppure "anello agganciato in fase" (è forse quella che più esplica il suo significato.) (it)
  • Malha de Captura de Fase, (Phase-Locked Loop em inglês) é um sistema de realimentação em que o sinal de realimentação é usado para sincronizar a frequência instantânea do sinal de saída com a frequência instantânea do sinal de entrada. Pode ser analógico ou digital. (pt)
  • 鎖相迴路(PLL: Phase-locked loops)是利用反馈(Feedback)控制原理实现的频率及相位的控制系統,其作用是将电路输出的信號与其外部的参考信號保持同步,当参考信號的频率或相位发生改变时,鎖相迴路会检测到这种变化,并且通过其内部的反馈系统来调节输出频率,直到两者重新同步,这种同步又称为“鎖相”(Phase-locked)。 鎖相迴路有許多種,最簡單的鎖相迴路會包括以及鉴相器,形成反馈迴路。振盪器產生訊號,鉴相器比較輸出訊號和輸入週期訊號之間的相位,調整振盪器輸出,設法和輸入週期訊號同步。 若讓輸出訊號和輸入訊號之間的相位一致,則兩者的頻率也會一致。因此,鎖相迴路除了讓相位一致之外,也可以追蹤輸入訊號的頻率,或是產生頻率是輸入訊號整數倍的信號。此特性可以用在電腦時脈的同步、及。 鎖相迴路常用在无线电、电信、电子计算机及其他電子設備中。鎖相迴路也可以用來解調變訊號、從高雜訊的通訊頻道中恢復原始信號、產生頻率為輸入信號頻率整數倍的頻率(頻率合成)、或在數位電路(例如微处理器)中產生準確的時鐘脈衝。因為單一的集成电路即可提供完整的鎖相迴路機能,此技術已普遍使用在現在的電子設備中,輸出頻率從1Hz以下,到數GHz。 (zh)
  • الحلقة مقفلة الطور بالإنجليزية تسمى PLL أو Phased-Locked Loop هو نظام تحكم ينتج إشارة خارجة طورها مرتبط بطور إشارة مرجعية مدخلة إلى النظام. هي دائرة إلكترونية تتكون من متذبذب أو وكاشف طور. هذه الدائرة تقارن طور الإشارة الداخلة بطور الإشارة المستخلصة من مولد الذبذبات وتقوم بتعديل تردد مولد الذبذبات للحفاظ على الطور بشكل متوافق مع المرجع. الإشارة من كاشف الطور تستخدم للتحكم بالمولد باستخدام دائرة تغذية راجعة. الدوائر مقفلة الطور لها استخدامات عديدة في مجال الراديو والاتصالات وأجهزة الحاسوب والكثير من التطبيقات الإلكترونية. (ar)
  • Fázový závěs (anglicky Phase-Locked Loop, PLL) je zpětnovazební obvod, který generuje výstupní signál, jehož fáze závisí na fázi vstupního, „referenčního“, signálu. Skládá se z , dolní propusti a oscilátoru řízeného napětím (případně ještě děličky výstupní nebo vstupní frekvence). Detektor porovnává vstupní signál s výstupním signálem z oscilátoru (fázi i frekvenci; může to být i obyčejný XOR nebo Set-Reset), za filtrem (může být obyčejný RC člen) tak vzniká napětí úměrné velikosti tohoto rozdílu, na což opět zareaguje oscilátor změnou výstupní frekvence. V ustáleném stavu mají pak vstupní i výstupní signál shodnou frekvenci, je mezi nimi pouze fázový posun, který je ovšem pro danou frekvenci (a použitý fázový detektor) konstantní. (cs)
  • Eine Phasenregelschleife (PLL, nach englisch phase-locked loop) ist ein Regelkreis mit einem gesteuerten Oszillator, dessen Phase der eines äußeren Signals nachgeführt wird. Bei Phasenregelschleifen ist die Abhängigkeit der Stellgröße von der Regelabweichung – der Phasenverschiebung – periodisch. Die Regelung kann also auf verschiedene relative Phasenlagen "einrasten", die sich um ganze Vielfache von 2π (360°) unterscheiden. Im eingerasteten Zustand ist die Frequenz des Oszillators die des Referenzsignals. (de)
  • El lazo de seguimiento de fase, bucle de enganche de fase, o PLL (del inglés phase-locked loop) es un sistema de control que genera una señal eléctrica cuya fase está relacionada con la fase de una señal de entrada. Básicamente, es un circuito electrónico que consta de un oscilador de frecuencia variable y un detector de fase en un circuito de retroalimentación. El oscilador genera una señal periódica y el detector de fase compara la fase de esa señal con la fase de la señal periódica de entrada, ajustando el oscilador para mantener las fases iguales, lo que implica mantener idénticas frecuencias de entrada y salida. Por ello, un lazo de seguimiento de fase puede rastrear una señal de entrada de cierta frecuencia, o puede generar una señal con una frecuencia que sea un múltiplo de la frecu (es)
  • A phase-locked loop or phase lock loop (PLL) is a control system that generates an output signal whose phase is related to the phase of an input signal. There are several different types; the simplest is an electronic circuit consisting of a variable frequency oscillator and a phase detector in a feedback loop. The oscillator's frequency and phase are controlled proportionally by an applied voltage, hence the term voltage-controlled oscillator (VCO).The oscillator generates a periodic signal of a specific frequency, and the phase detector compares the phase of that signal with the phase of the input periodic signal, to adjust the oscillator to keep the phases matched. (en)
  • 위상동기회로(영어: Phase-Locked Loop, PLL)은 입력 신호와 출력신호에서 되먹임된 신호와의 위상차를 이용해 출력신호를 제어하는 시스템을 말한다. 입력된 신호에 맞추어 출력 신호의 주파수 조절이 목적이다. 되먹임 루프 인 현재 출력 신호의 주파수 디바이더 결과와 입력된 신호와의 위상차를 검출하고, 검출된 위상차를 오차로 판단하여 오차가 줄도록 VCO의 입력전압을 조절함으로써 출력 주파수를 변경하도록 조절한다. 입력과 출력의 되먹임 위상차가 동기되면 위상 잠금이 되고, 잠금 상태가 유지되도록 입력에 대한 출력의 주파수를 조절한다. 입력과 출력의 주파수 차이는 결국 주파수 디바이더 N에 따라 달라진다. N의 배수에 따라, 출력신호의 주파수는 입력신호의 주파수의 N배가 된다. 대부분의 PLL에서 입력에 비해 출력의 주파수가 높게 발진한다. 무선신호를 처리하는 위상동기회로는 무선회로에서 사용하는 위상잠금 장치를 의미하며, 송신해온 신호의 위상을 동기시키는 위상동기루프회로를 말한다. 위상동기란 기준신호원에 관해 일정한 위상각에서 동작하도록 발진기 또는 주기신호발생기를 제어하는 것을 말한다. (ko)
  • In de elektronica is een phase-locked loop (PLL) een regelsysteem met een gesloten lus dat een uitgangssignaal genereert in functie van de frequentie en fase van het ingangssignaal. Meestal gebeurt dit door automatisch de frequentie van een gecontroleerde oscillator aan te passen, totdat deze met eenzelfde frequentie en fase als het ingangssignaal trilt. (nl)
  • Pętla synchronizacji fazy, pętla sprzężenia fazowego, PLL (ang. Phase Locked Loop) - układ elektroniczny działający na zasadzie sprzężenia zwrotnego, służący do automatycznej regulacji częstotliwości.Stosowana jest najczęściej w syntezerach częstotliwości heterodyny w odbiornikach radiowych i telewizyjnych oraz w generatorach częstotliwości wzorcowych i powielaczach częstotliwości. Ponadto może być stosowana do generacji sygnału referencyjnego przy demodulacji sygnałów FM i AM. Najprostszy układ PLL składa się z: (pl)
  • Фа́зовая автоподстро́йка частоты (ФАПЧ, англ. PLL) — система автоматического регулирования, подстраивающая фазу управляемого генератора так, чтобы она была равна фазе либо отличалась на известную функцию от времени. Регулировка осуществляется благодаря наличию отрицательной обратной связи. Выходной сигнал управляемого генератора сравнивается на фазовом детекторе с опорным сигналом, результат сравнения используется для подстройки управляемого генератора. (ru)
  • Faslåst slinga (eng. Phase Locked Loop, PLL) är en sluten återkopplad krets för att låsa en genererad signal till en viss frekvens som motsvarar en yttre referensfrekvens. Genom jämförelse och justering mellan referensen och den internt genererade signalen kommer den genererade signalen att till slut att matcha referensen och låser då vid denna med både rätt frekvens och fas. (sv)
  • Фазове автопідлаштування частоти (ФАПЧ) (англ. Phase-locked loop, PLL) — система автоматичного регулювання, що коригує частоту керованого генератора так, щоб вона дорівнювала частоті опорного сигналу. Реґулювання відбувається завдяки неґативному зворотному зв’язку. Вихідний сигнал керованого генератора порівнюється на фазовому детекторі з опорним сигналом, результат порівняння використовується для керування частотою генератора. (uk)
foaf:depiction
  • http://commons.wikimedia.org/wiki/Special:FilePath/Auerswald_COMander_Basic_-_Mainboard_-_On_Semiconductor_HC4046A-3027.jpg
  • http://commons.wikimedia.org/wiki/Special:FilePath/Divide_4.svg
  • http://commons.wikimedia.org/wiki/Special:FilePath/PLL_generic_inline_optional_N.svg
  • http://commons.wikimedia.org/wiki/Special:FilePath/PLL_usage.svg
  • http://commons.wikimedia.org/wiki/Special:FilePath/Phase_locked_loop.svg
dcterms:subject
Wikipage page ID
Wikipage revision ID
Link from a Wikipage to another Wikipage
Faceted Search & Find service v1.17_git139 as of Feb 29 2024


Alternative Linked Data Documents: ODE     Content Formats:   [cxml] [csv]     RDF   [text] [turtle] [ld+json] [rdf+json] [rdf+xml]     ODATA   [atom+xml] [odata+json]     Microdata   [microdata+json] [html]    About   
This material is Open Knowledge   W3C Semantic Web Technology [RDF Data] Valid XHTML + RDFa
OpenLink Virtuoso version 08.03.3330 as of Mar 19 2024, on Linux (x86_64-generic-linux-glibc212), Single-Server Edition (378 GB total memory, 42 GB memory in use)
Data on this page belongs to its respective rights holders.
Virtuoso Faceted Browser Copyright © 2009-2024 OpenLink Software