About: Register–memory architecture     Goto   Sponge   NotDistinct   Permalink

An Entity of Type : owl:Thing, within Data Space : dbpedia.demo.openlinksw.com associated with source document(s)
QRcode icon
http://dbpedia.demo.openlinksw.com/describe/?url=http%3A%2F%2Fdbpedia.org%2Fresource%2FRegister%E2%80%93memory_architecture

In computer engineering, a register–memory architecture is an instruction set architecture that allows operations to be performed on (or from) memory, as well as registers. If the architecture allows all operands to be in memory or in registers, or in combinations, it is called a "register plus memory" architecture. An example of register-memory architecture is Intel x86. Examples of register plus memory architecture are:

AttributesValues
rdfs:label
  • Registre/memòria(processadors) (ca)
  • Architektura registr-paměť (cs)
  • Arquitectura de registro/memoria (es)
  • Register–memory architecture (en)
rdfs:comment
  • Registre/memòria (en anglès Register/memory) és un tipus d'arquitectura de processadors que permet a la unitat ALU l'accés directe a la memòria del sistema. L'arquitectura registre/memòria és usada per processadors tipus CISC (Intel x86, AMD) Altrament, l'arquitectura Load/store (usada per processadors tipus RISC) la unitat ALU no pot accedir directament a memòria sense passar prèviament per un registre. (ca)
  • Architektura registr-paměť je architektura procesoru, která umožňuje provádět aritmetické, logické a další operace s daty uloženými nejen v registrech, ale i v paměti. Pokud architektura umožňuje, aby všechny operandy byly v paměti nebo v registrech v libovolné kombinaci, architekturu nazýváme „registr plus paměť“. U architektury registr-paměť mohou být jedním z operandů instrukce ADD data v paměti a druhým registr. Tím se odlišuje od architektury load/store, ve které musí být oba operandy instrukce ADD v registrech. (cs)
  • En ingeniería informática, una arquitectura de registro-memoria es una arquitectura de conjunto de instrucciones que permite realizar operaciones en (o desde) la memoria, así como registros.​ Si la arquitectura permite que todos los operandos estén en la memoria o en registros, o en combinaciones, se denomina arquitectura de "registro más memoria".​ Ejemplos de arquitectura de registro-memoria son IBM System/360, sus sucesores e Intel x86.​ Ejemplos de arquitectura de registro y memoria son VAX y la familia Motorola 68000.​ (es)
  • In computer engineering, a register–memory architecture is an instruction set architecture that allows operations to be performed on (or from) memory, as well as registers. If the architecture allows all operands to be in memory or in registers, or in combinations, it is called a "register plus memory" architecture. An example of register-memory architecture is Intel x86. Examples of register plus memory architecture are: (en)
dcterms:subject
Wikipage page ID
Wikipage revision ID
Link from a Wikipage to another Wikipage
sameAs
dbp:wikiPageUsesTemplate
has abstract
  • Registre/memòria (en anglès Register/memory) és un tipus d'arquitectura de processadors que permet a la unitat ALU l'accés directe a la memòria del sistema. L'arquitectura registre/memòria és usada per processadors tipus CISC (Intel x86, AMD) Altrament, l'arquitectura Load/store (usada per processadors tipus RISC) la unitat ALU no pot accedir directament a memòria sense passar prèviament per un registre. (ca)
  • Architektura registr-paměť je architektura procesoru, která umožňuje provádět aritmetické, logické a další operace s daty uloženými nejen v registrech, ale i v paměti. Pokud architektura umožňuje, aby všechny operandy byly v paměti nebo v registrech v libovolné kombinaci, architekturu nazýváme „registr plus paměť“. U architektury registr-paměť mohou být jedním z operandů instrukce ADD data v paměti a druhým registr. Tím se odlišuje od architektury load/store, ve které musí být oba operandy instrukce ADD v registrech. Příkladem architektury registr-paměť jsou počítače IBM System/360 a procesory Intel x86. Příkladem architektury registr plus paměť jsou počítače VAX a rodina mikroprocesorů Motorola 68000. (cs)
  • En ingeniería informática, una arquitectura de registro-memoria es una arquitectura de conjunto de instrucciones que permite realizar operaciones en (o desde) la memoria, así como registros.​ Si la arquitectura permite que todos los operandos estén en la memoria o en registros, o en combinaciones, se denomina arquitectura de "registro más memoria".​ En una aproximación registro-memoria, uno de los operandos para la operación ADD puede estar en la memoria, mientras que el otro está en un registro. Esto difiere de una arquitectura load-store (utilizada por los diseños RISC, como MIPS), en la que ambos operandos para una operación ADD deben estar en registros antes del ADD.​ Ejemplos de arquitectura de registro-memoria son IBM System/360, sus sucesores e Intel x86.​ Ejemplos de arquitectura de registro y memoria son VAX y la familia Motorola 68000.​ (es)
  • In computer engineering, a register–memory architecture is an instruction set architecture that allows operations to be performed on (or from) memory, as well as registers. If the architecture allows all operands to be in memory or in registers, or in combinations, it is called a "register plus memory" architecture. In a register–memory approach one of the operands for operations such as the ADD operation may be in memory, while the other is in a register. This differs from a load–store architecture (used by RISC designs such as MIPS) in which both operands for an ADD operation must be in registers before the ADD. An example of register-memory architecture is Intel x86. Examples of register plus memory architecture are: * IBM System/360 and its successors, which support memory-to-memory fixed-point decimal arithmetic operations, but not binary integer or floating-point arithmetic operations; * VAX, which supports memory or register source and destination operands for binary integer and floating-point arithmetic; * the Motorola 68000 series, which supports integer arithmetic with a memory source or destination, but not with a memory source and destination. (en)
prov:wasDerivedFrom
page length (characters) of wiki page
foaf:isPrimaryTopicOf
is Link from a Wikipage to another Wikipage of
is Wikipage redirect of
is foaf:primaryTopic of
Faceted Search & Find service v1.17_git139 as of Feb 29 2024


Alternative Linked Data Documents: ODE     Content Formats:   [cxml] [csv]     RDF   [text] [turtle] [ld+json] [rdf+json] [rdf+xml]     ODATA   [atom+xml] [odata+json]     Microdata   [microdata+json] [html]    About   
This material is Open Knowledge   W3C Semantic Web Technology [RDF Data] Valid XHTML + RDFa
OpenLink Virtuoso version 08.03.3330 as of Mar 19 2024, on Linux (x86_64-generic-linux-glibc212), Single-Server Edition (378 GB total memory, 67 GB memory in use)
Data on this page belongs to its respective rights holders.
Virtuoso Faceted Browser Copyright © 2009-2024 OpenLink Software