About: Design rule checking     Goto   Sponge   NotDistinct   Permalink

An Entity of Type : dbo:Place, within Data Space : dbpedia.demo.openlinksw.com associated with source document(s)
QRcode icon
http://dbpedia.demo.openlinksw.com/describe/?url=http%3A%2F%2Fdbpedia.org%2Fresource%2FDesign_rule_checking

In electronic design automation, a design rule is a geometric constraint imposed on circuit board, semiconductor device, and integrated circuit (IC) designers to ensure their designs function properly, reliably, and can be produced with acceptable yield. Design rules for production are developed by process engineers based on the capability of their processes to realize design intent. Electronic design automation is used extensively to ensure that designers do not violate design rules; a process called design rule checking (DRC). DRC is a major step during physical verification signoff on the design, which also involves LVS (layout versus schematic) checks, XOR checks, ERC (electrical rule check), and antenna checks. The importance of design rules and DRC is greatest for ICs, which have mic

AttributesValues
rdf:type
rdfs:label
  • Design rule check (ca)
  • Design Rule Check (de)
  • Design rule checking (en)
  • デザインルールチェック (ja)
  • 设计规则检查 (zh)
rdfs:comment
  • デザインルールチェック(英: design rule check、DRC)は、半導体プロセスにおいて使用するマスクパターンや、プリント基板の設計データがデザインルール(設計規則)に違反していないかを検証するためのCADツール(プログラム)、もしくはその工程のことを言う。このデザインルールは、半導体プロセスの各工程や、プリント基板の加工精度から制限を受け定められる場合が多い。半導体プロセスの場合とプリント基板作成の場合では、それぞれ専用のツールも存在するが、同じツールを使用することも可能である。 DRCと言う概念が出来る前は、人間がでマスクデータのチェックを行っていた。しかし、チェック項目が数百項目にわたると、目視によるチェックは不可能となり、機械的に行う方法が開発された。 (ja)
  • 设计规则检查(英語:Design rule checking, DRC)是电子设计自动化的一个重要组成部分,它决定了指定集成电路芯片的物理版图是否满足推荐的参数要求,这个要求即设计规则。 (zh)
  • Der Design Rule Check (DRC; deutsch „Entwurfsregelprüfung“) ist ein Schritt bei der Layoutverifikation von Leiterplattendesign und von integrierten Schaltkreisen (vgl. Chipentwurf). Er soll (neben anderen Prüfungen) die technologische Fertigbarkeit des entworfenen Layouts sicherstellen. (de)
  • In electronic design automation, a design rule is a geometric constraint imposed on circuit board, semiconductor device, and integrated circuit (IC) designers to ensure their designs function properly, reliably, and can be produced with acceptable yield. Design rules for production are developed by process engineers based on the capability of their processes to realize design intent. Electronic design automation is used extensively to ensure that designers do not violate design rules; a process called design rule checking (DRC). DRC is a major step during physical verification signoff on the design, which also involves LVS (layout versus schematic) checks, XOR checks, ERC (electrical rule check), and antenna checks. The importance of design rules and DRC is greatest for ICs, which have mic (en)
foaf:depiction
  • http://commons.wikimedia.org/wiki/Special:FilePath/The_three_basic_DRC_checks.svg
dcterms:subject
Wikipage page ID
Wikipage revision ID
Link from a Wikipage to another Wikipage
sameAs
dbp:wikiPageUsesTemplate
thumbnail
has abstract
  • In electronic design automation, a design rule is a geometric constraint imposed on circuit board, semiconductor device, and integrated circuit (IC) designers to ensure their designs function properly, reliably, and can be produced with acceptable yield. Design rules for production are developed by process engineers based on the capability of their processes to realize design intent. Electronic design automation is used extensively to ensure that designers do not violate design rules; a process called design rule checking (DRC). DRC is a major step during physical verification signoff on the design, which also involves LVS (layout versus schematic) checks, XOR checks, ERC (electrical rule check), and antenna checks. The importance of design rules and DRC is greatest for ICs, which have micro- or nano-scale geometries; for advanced processes, some fabs also insist upon the use of more restricted rules to improve yield. (en)
  • Der Design Rule Check (DRC; deutsch „Entwurfsregelprüfung“) ist ein Schritt bei der Layoutverifikation von Leiterplattendesign und von integrierten Schaltkreisen (vgl. Chipentwurf). Er soll (neben anderen Prüfungen) die technologische Fertigbarkeit des entworfenen Layouts sicherstellen. Dazu wird die Einhaltung aller durch die Technologie vorgegebenen Randbedingungen, d. h. den Entwurfsregeln (design rules), überprüft, die sich unmittelbar als geometrische Eigenschaften formulieren lassen. Dabei handelt es sich im Wesentlichen um Größen-, Weiten-, Abstands- und Überlappungsregeln von Objekten im Layout, beispielsweise wie weit ein Kontaktanschluss für Source/Drain-Bereiche vom Transistorgate entfernt sein muss. Die Überprüfung erfolgt, indem die zum teil komplex geformten Objekte in Rechtecke zerlegt werden, deren Lagen zueinander dann leicht auf Gültigkeit der Designregeln geprüft werden können.Komplexe, kontextabhängige geometrische Regeln lassen sich beim DRC auch verifizieren. (de)
  • デザインルールチェック(英: design rule check、DRC)は、半導体プロセスにおいて使用するマスクパターンや、プリント基板の設計データがデザインルール(設計規則)に違反していないかを検証するためのCADツール(プログラム)、もしくはその工程のことを言う。このデザインルールは、半導体プロセスの各工程や、プリント基板の加工精度から制限を受け定められる場合が多い。半導体プロセスの場合とプリント基板作成の場合では、それぞれ専用のツールも存在するが、同じツールを使用することも可能である。 DRCと言う概念が出来る前は、人間がでマスクデータのチェックを行っていた。しかし、チェック項目が数百項目にわたると、目視によるチェックは不可能となり、機械的に行う方法が開発された。 (ja)
  • 设计规则检查(英語:Design rule checking, DRC)是电子设计自动化的一个重要组成部分,它决定了指定集成电路芯片的物理版图是否满足推荐的参数要求,这个要求即设计规则。 (zh)
gold:hypernym
prov:wasDerivedFrom
page length (characters) of wiki page
foaf:isPrimaryTopicOf
is Link from a Wikipage to another Wikipage of
Faceted Search & Find service v1.17_git139 as of Feb 29 2024


Alternative Linked Data Documents: ODE     Content Formats:   [cxml] [csv]     RDF   [text] [turtle] [ld+json] [rdf+json] [rdf+xml]     ODATA   [atom+xml] [odata+json]     Microdata   [microdata+json] [html]    About   
This material is Open Knowledge   W3C Semantic Web Technology [RDF Data] Valid XHTML + RDFa
OpenLink Virtuoso version 08.03.3330 as of Mar 19 2024, on Linux (x86_64-generic-linux-glibc212), Single-Server Edition (378 GB total memory, 67 GB memory in use)
Data on this page belongs to its respective rights holders.
Virtuoso Faceted Browser Copyright © 2009-2024 OpenLink Software