About: Gate array     Goto   Sponge   NotDistinct   Permalink

An Entity of Type : yago:WikicatDigitalCircuits, within Data Space : dbpedia.demo.openlinksw.com associated with source document(s)
QRcode icon
http://dbpedia.demo.openlinksw.com/describe/?url=http%3A%2F%2Fdbpedia.org%2Fresource%2FGate_array

A gate array is an approach to the design and manufacture of application-specific integrated circuits (ASICs) using a prefabricated chip with components that are later interconnected into logic devices (e.g. NAND gates, flip-flops, etc.) according to a custom order by adding metal interconnect layers in the factory. It was popular during upheaval in semiconductor industry in 80s and its usage declined by end of 90s. Similar technologies have also been employed to design and manufacture analog, analog-digital, and structured arrays, but, in general, these are not called gate arrays.

AttributesValues
rdf:type
rdfs:label
  • Matriu de portes (ca)
  • Gate-Array (de)
  • Gate array (es)
  • Gate array (en)
  • Gate array (it)
  • 게이트 어레이 (ko)
  • ゲートアレイ (ja)
  • ULA (pl)
  • Базовый матричный кристалл (ru)
  • Grindmatris (sv)
  • Базовий матричний кристал (uk)
rdfs:comment
  • En electrònica, una matriu de portes (gate array en anglès) o Uncommitted Logic Array (ULA, o «matriu lògica no encarregada» o «no compromesa») és una tècnica per dissenyar i implementar un circuit integrat d'aplicació específica (Application-Specific Integrated Circuit o ASIC), utilitzant un xip prefabricat amb dispositius actius com ara portes AND, etc., que són posteriorment interconnectats mitjançant una capa de màscara en ordre d'encàrrec. (ca)
  • En electrónica, un gate array (matriz de puertas) o Uncommitted Logic Array (ULA, o "matriz lógica no encargada" o "no comprometida")​ es una técnica para diseñar e implementar un circuito integrado de aplicación específica (Application-Specific Integrated Circuit o ASIC), utilizando un chip prefabricado con dispositivos activos tales como puertas AND, etc, que son posteriormente interconectados mediante una capa de máscara en orden de encargo.​ (es)
  • 게이트 어레이(gate array)는 여러 개의 게이트를 연결하여 특수기능을 수행하도록 만든 집적회로를 말한다. 공장에 금속 인터커넥트 레이어를 추가함으로써 커스텀 주문에 의거하여 나중에 논리 장치(예: NAND 게이트, 플립플롭 등)에 상호 연결할 부품과 더불어 을 사용하여 주문형 반도체(ASICs)의 설계 및 제조에 접근한다. 유사 기술이 아날로그, 아날로그-디지털, 구조화된 배열에 대한 설계, 제조에 적용되고 있으나 일반적으로 이들은 게이트 어레이로 부르지 않는다. 게이트 어레이는 ULA(Uncommitted Logic Arrays)와 세미 커스텀 칩으로 알려져 있다. (ko)
  • ゲートアレイ(英: gate array)は、ASICの設計・製造手法の1つで、ULA (英: uncommitted logic array) とも呼ばれる。ウェハー上に標準のNANDゲートやNOR等の論理回路、単体のトランジスタ、抵抗器などの受動素子といった部品を決まった形で配置し、その上に配線層を加えることで各部品を配線し半導体回路を完成させる。デジタル半導体が主体であるが、限定されてはいない。 (ja)
  • A gate array is an approach to the design and manufacture of application-specific integrated circuits (ASICs) using a prefabricated chip with components that are later interconnected into logic devices (e.g. NAND gates, flip-flops, etc.) according to a custom order by adding metal interconnect layers in the factory. It was popular during upheaval in semiconductor industry in 80s and its usage declined by end of 90s. Similar technologies have also been employed to design and manufacture analog, analog-digital, and structured arrays, but, in general, these are not called gate arrays. (en)
  • Gate-Arrays (engl., dt. etwa „(Logik-)Gatterfeld“) sind anwendungsspezifische integrierte Schaltungen (ASIC) bestehend aus vorkonfektionierten Logikschaltungen, die bei der Endfertigung kundenspezifisch verknüpft werden.Gate-Arrays werden alternativ auch als Master Slice Array, Logic Array, Universal Logic Array oder Uncommitted Logic Array (ULA) bezeichnet, siehe . Ein per Maskenprogrammierung hergestellter Halbleiter-Festwertspeicher (engl. read-only memory, ROM) nutzt den gleichen Fertigungsansatz für Speicherschaltkreise. (de)
  • Un gate array, o uncommitted logic array (in acroniom ULA), nell'elettronica digitale è un tipo di circuito integrato per applicazioni specifiche (application-specific integrated circuit o ASIC). Un circuito gate array è un chip prefabbricato ma incapace di svolgere qualunque funzione perché completato solo parzialmente: in esso i transistor, le porte logiche NAND o NOR, ed altri dispositivi attivi sono installati in posizioni predefinite su un wafer di silicio, detto generalmente "master slice" ma non connessi fra loro. La creazione di un circuito con una specifica funzione richiede l'aggiunta al chip di uno o più strati di interconnessioni metalliche sul master slice in modo da unire i suddetti dispositivi attivi per ottenere così il chip finale, personalizzato secondo le esigenze. Quest (it)
  • ULA (ang. Uncommitted Logic Array) – niezdefiniowana tablica bramek logicznych; jest podejściem do projektowania i wytwarzania układów scalonych w technologii ASIC, z wykorzystaniem prefabrykowanych chipów opartych na bramkach NAND, które są następnie łączone zgodnie z indywidualnym zamówieniem klienta poprzez dodanie warstw metalu w warunkach fabrycznych. Rozwinięciem tej technologii są układy FPGA (ang. Field Programmable Gate Array), w których schemat połączeń bramek logicznych może być programowany elektrycznie u odbiorcy. (pl)
  • Базовый матричный кристалл (БМК) (англ. gate array, англ. Uncommitted Logic Array, ULA) — большая интегральная схема (БИС). В отличие от ПЛИС формируется физически, путём нанесения маски соединений последнего слоя металлизации. БМК с маской заказчика обычно изготавливались на заказ. В России базовые матричные кристаллы производятся ОАО «Ангстрем», и рядом других предприятий. (ru)
  • Grindmatris är en sorts integrerad krets. Konceptuellt och produktionsmässigt befinner den sig mitt emellan en FPGA och en ASIC. Den är inte omprogrammerbar som en FPGA och den är inte lika flexibel som en ASIC. Anledningen till att man gör på detta sätt är att dels kan masklagerkostnaden för de undre grindlagren delas mellan alla som använder den grindmatrisen, dels sänker man produktionstiden från färdigdesignad krets till fysisk krets i handen väsentligt eftersom endast de övre metallstegen i processen behöver köras. (sv)
  • Ба́зовий ма́тричний криста́л (БМК) ( англ. gate array, англ. Uncommited Array Logic, ULA) - Велика інтегральна схема (ВІС) . На відміну від ПЛІС програмується технологічно, шляхом нанесення маски з'єднань останнього шару металізації. БМК з маскою замовника зазвичай виготовлялися на замовлення невеликими серіями. В даний час[коли?] БМК в більшості застосувань витіснені ПЛІС, що не вимагають заводського виробничого процесу для програмування і допускають перепрограмування. (uk)
foaf:depiction
  • http://commons.wikimedia.org/wiki/Special:FilePath/Timex_Sinclair_1000_Motherboard_BL_(cropped_Ferranti_ULA).jpg
  • http://commons.wikimedia.org/wiki/Special:FilePath/ZX81_ULA.jpg
dcterms:subject
Wikipage page ID
Wikipage revision ID
Link from a Wikipage to another Wikipage
Faceted Search & Find service v1.17_git139 as of Feb 29 2024


Alternative Linked Data Documents: ODE     Content Formats:   [cxml] [csv]     RDF   [text] [turtle] [ld+json] [rdf+json] [rdf+xml]     ODATA   [atom+xml] [odata+json]     Microdata   [microdata+json] [html]    About   
This material is Open Knowledge   W3C Semantic Web Technology [RDF Data] Valid XHTML + RDFa
OpenLink Virtuoso version 08.03.3330 as of Mar 19 2024, on Linux (x86_64-generic-linux-glibc212), Single-Server Edition (378 GB total memory, 67 GB memory in use)
Data on this page belongs to its respective rights holders.
Virtuoso Faceted Browser Copyright © 2009-2024 OpenLink Software